数电大型实验须知和报告要求..docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电大型实验须知和报告要求.

数电大型实验须知 (各指导教师可以根据实际情况调整) 1.实验前的准备 (1)实验教材:EDA与数字系统设计第2版P1~24、P43~48、P295~296、P299~300)~P24. 或者参考网上下载资料“QuqrtusII基本操作”,依据操作步骤完成以下两个简单设计题: 组合逻辑电路设计:8位二进制加法器设计 采用原理图输入法,利用元件库中的74283级联构成,在DEII实验板上下载验证。 A[7..0]从SW[7]~SW[0]输入,B[7..0]从SW[15]~SW[8]输入,S[7..0]从LEDR[7]~LEDR[0]输出,COUT从LEDR[8]输出。 时序逻辑电路设计:同步十进制加法计数器设计 用VHDL语言编程(源代码参考《数字电路》P187),在DEII实验板上下载验证。 CP脉冲从KEY[0]输入,CLR从SW[0]输入,CS从SW[1]输入,Q[3..0]从LEDR[3]~LEDR[0]输出。 (3)讲课——数字频率计设计(结合设计实例介绍VHDL语言,约2学时) (4)参考实验指导书P43~P48,完成数字频率计的设计输入、仿真、下载、验收。 (5)选作题:倒计时秒表(最大计时值30秒,功能自行设定,如计时过程中可以暂停,倒计时到零时通过蜂鸣器发出提示音,倒计时值可以随意设定等,根据完成情况给分) 以下内容为实验时间两周的学生必做内容。 (6)4位移相—相加型乘法器设计(包括讲课1小时) 实验报告要求 1.实验后写好设计报告,由课代表收齐后,实验结束两周内上交。 2.教材或ppt课件中已有的VHDL代码不放入报告中 3.电路原理图和仿真图用屏幕拷贝后粘贴到WORD文档中,其它图用VISIO等工具自行制作。 4.对文中的每一张图均应有文字说明 5.禁止抄袭拷贝,一经发现,报告零分处理。 6.实验报告模板。 数字电路与数字逻辑大型实验报告 姓名 黑体三号,加粗,居中 指导教师 专业班级 专业全称(班级,如0901) 学 院 信息工程学院 提交日期 20xx年x月x日 一、实验内容 1. 2. 3. …… 二、数字频率计的设计 1.工作原理 2.数字频率计顶层原理图及仿真结果 3.底层模块的仿真结果 4.项目处理 (1)FPGA器件选定 (2)管脚锁定 (3)编程下载 (4)频率测量 三、乘法器设计 1.设计方案 2.原理图或VHDL代码 3.仿真和测试结果 四、选做实验(如二位十进制定时器设计,二位十进制倒计时秒表设计等) 1.设计方案 2.原理图或VHDL代码 3.仿真和测试结果 五、实验体会 实验中遇到什么问题?如何解决?实验收获和建议。 3 浙江工业大学硕士学位论文 8

您可能关注的文档

文档评论(0)

sfkl + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档