- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电实验报告之集成触发器.
数字逻辑与数字系统设计实验报告——D、JK触发器与广告流水灯异步时序电路VHDL语言仿真学 院 电子工程学院 班 级 卓越001012班 学 号 名 冉 艳 伟实验时间 2012.4.20一.实验目的1.了解集成触发器的工作原理。2.对Quartus II 软件使用操作有初步的了解,能用该软件进行简单的VHDL语言编程与功能仿真3、掌握VHDL设计实体的基本结构及文字规则。二.实验仪器1.计算机一台2.万用表一块3.直流稳压电源一台4.数字电路实验板一台(含cyclone—II FPGA芯片)5.数据下载线,JTAG连接线若干三.实验内容用VHDL代码输入的方法设计以下三个电路功能,并进行全程编译,执行功能和时序仿真。用VHDL语言描述D触发器功能。用VHDL语言描述JK触发器功能。用VHDL语言描述以下功能:用双D触发器74LS74和与非门74LS00设计一个广告流水灯同步时序电路,广告流水灯有四个灯,这四个灯始终是一暗三明且暗灯循环右移,其状态图如图5-11所示,图中¤表示灯亮,◎表示灯暗。1CP ◎¤ ¤ ¤2CP¤ ◎¤ ¤3CP¤ ¤ ◎¤4CP¤ ¤ ¤ ◎四.实验数据记录与处理1. D触发器1)VHDL语言library ieee;use ieee.std_logic_1164.all;entity Dflipflop is port(D,clock :in std_logic; Q :out std_logic);end Dflipflop;architecture behavior of Dflipflop isbegin Process (clock) begin if clockevent and clock=1 then Q=D; end if; end process;end behavior;2)功能仿真建立波形文件,功能仿真结果如下:3)时序仿真建立波形文件,时序仿真结果如下:2. JK触发器1)VHDL语言LIBRARY ieee ; USE ieee.std_logic_1164.all ; ENTITY jkflipflop IS PORT ( Clock : IN STD_LOGIC ; J,K : IN STD_LOGIC ;Q : OUT STD_LOGIC) ; END jkflipflop ;ARCHITECTURE Behavior OF jkflipflop IS SIGNAL Q1: STD_LOGIC ;BEGINPROCESS ( Clock ) BEGIN IF ClockEVENT AND Clock = 1 THEN Q1 = (J AND NOT Q1)OR(NOT K AND Q1); END IF ;Q = Q1; END PROCESS ; END Behavior ;2)功能仿真建立波形文件,功能仿真结果如下3)时序仿真建立波形文件,时序仿真结果如下:3. 广告流水灯1)VHDL语言LIBRARY ieee ; USE ieee.std_logic_1164.all ; ENTITY fd2 IS PORT ( Clock : IN STD_LOGIC ; Q: OUT STD_LOGIC); END fd2 ;ARCHITECTURE Behavior OF fd2 IS SIGNAL D : STD_LOGIC ; BEGINPROCESS ( Clock ) BEGIN IF ClockEVENT AND Clock = 1 THEN D = NOT D ;END IF ; Q = D;END PROCESS ; END Behavior ; LIBRARY ieee ; USE ieee.std_logic_1164.all ;PACKAGE fd2_package IS COMPONENT fd2 PORT ( Clock : IN STD_LOGIC ; Q: OUT STD_LOGIC); END COMPONENT ;END fd2_package; LIBRARY ieee ; USE ieee.std_logic_1164.all ;LIBRARY work ; USE work.fd2_package.all;ENTITY fd4 ISPORT ( Clock : IN STD_LOGIC ; Q0,Q1: OUT STD_LOGIC); END fd4 ;ARCHITECTURE Structure OF fd4 IS SIGNAL W : STD_LOGIC ; BEGIN S0: fd2 PORT MAP( CLOCK, W ); Q0 =
您可能关注的文档
最近下载
- 20171017_宁波新世界明楼项目汇报文件.pptx VIP
- (人教PEP版2024)英语五年级上册 Unit2 大单元教学设计.docx VIP
- 劳务合同模板2025.docx VIP
- 高性能探针卡生产线项目规划设计方案.docx
- 2024年秋新沪科版物理八年级上册 第五章大单元整体设计 教学课件.pptx VIP
- 数字赋能乡村治理的实践探索与优化路径——以晋南S村为例.pdf
- 《道路运输管理实务》第2版综合测试题.docx VIP
- 《人工智能导论》课件.ppt VIP
- 第一章 大学生心理健康教育.pdf VIP
- 《铁路线路养护与维修》课件全套 模块1、2 基础知识;普速铁路线路工务作业.pptx
文档评论(0)