数字逻辑第3章分析.ppt

数字逻辑第3章分析

CMOS电路与TTL电路比较: (1)CMOS电路的工作速度比TTL电路的低。 (2)CMOS带负载的能力比TTL电路强。 (3)CMOS电路的电源电压允许范围较大,约在 3~18V,抗干扰能力比TTL电路强。 (4)CMOS电路的功耗比TTL电路小得多。门电路的功耗只有几个μW,中规模集成电路的功耗也不会超过100μW。 (5)CMOS集成电路的集成度比TTL电路高。 (6)CMOS电路容易受静电感应而击穿,在使用和 存放时应注意静电屏蔽,焊接时电烙铁应接地 良好,尤其是CMOS电路多余不用的输入端不 能悬空,应根据需要接地或接高电平。 CMOS电路与TTL电路比较: 多余输入端的处理措施 处理原则: 不能影响输入与输出之间的逻辑关系 。 数字集成电路中多余的输入端在不改变逻辑关系的前提下可以并联起来使用,也可根据逻辑关系的要求接地或接高电平。TTL电路多余的输入端悬空表示输入为高电平;但CMOS电路,多余的输入端不允许悬空,否则电路将不能正常工作。 对于TTL门,一般可将多余的输入端通过上拉电阻(1~3 K?)接电源正端;也可利用反相器将其输入端接地;通过大电阻接地(逻辑1的处理)。直接把多余端接地(逻辑0的处理)。 对于CMOS电路,对于输入端可根据需

文档评论(0)

1亿VIP精品文档

相关文档