- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《VHDL实例演示程序
组合逻辑电路的设计实例
与非门
加法器
编码器
译码器
数据选择器
练习题:2输入异或门、数据分配器
三输入“与非”门电路
1)数据流描述
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY nand3 IS
PORT (a, b, c: IN BIT;
y: OUT BIT);
END nand3;
ARCHITECTURE rtl OF nand3 IS
BEGIN
y = NOT (a AND b AND c);
END rtl;
2)行为描述1
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY nand3 IS
PORT (a, b, c: IN BIT;
y: OUT BIT);
END nand3;
ARCHITECTURE behave OF nand3 IS
BEGIN
PROCESS (a, b, c)
BEGIN
IF (a = 1 AND b= 1 AND c = 1) THEN
y = 0;
ELSE
y = 1;
END IF;
END PROCESS;
END behave;
3)行为描述2——真值表
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY nand3 IS
PORT (a, b, c: IN BIT;
y: OUT BIT);
END nand3;
ARCHITECTURE behave2 OF nand3 IS
BEGIN
PROCESS (a, b, c)
VARIABLE tmp: BIT_VECTOR (2 DOWNTO 0);
BEGIN
tmp: = a b c;
CASE tmp IS
WHEN 000 = y = 1;
WHEN 001 = y = 1;
WHEN 010 = y = 1;
WHEN 011 = y = 1;
WHEN 100 = y = 1;
WHEN 101 = y = 1;
WHEN 110 = y = 1;
WHEN 111 = y = 0;
END CASE;
END PROCESS;
END behave2;
4)结构描述方式
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY nand3 IS
PORT (a, b, c: IN BIT;
y: OUT BIT);
END nand3;
ARCHITECTURE structure OF nand3 IS
SIGNAL temp: BIT;
COMPONENT and3 IS
PORT (a1, b1, c1: IN BIT;
y1: OUT BIT);
END COMPONENT;
COMPONENT inv IS
PORT (a2: IN BIT;
y2: OUT BIT);
END COMPONENT;
BEGIN
u1: and3 PORT MAP (a, b, c, temp);
u2: inv PORT MAP (temp, y);
END structure;
加法器
见第三章描述方式:三种描述方式描述全加器。
优先编码器
8线-3线优先编码器:若8输入中的一个输入有效(低电平有效),则此输入对应的3位二进制编码输出;若多个输入有效,则输出优先级高的输入对应的编码。
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY priorityencoder IS
PORT (i: IN STD_LOGIC_VECTOR (7 DOWNTO 0);
y: OUT STD_LOGIC_VECTOR (2 DOWNTO 0));
END priorityencoder;
ARCHITECTURE archi OF priorityencoder IS
BEGIN
PROCESS (i)
BEGIN
IF (i (0) = 0 ) THEN
y = 111;
ELSIF (i (1) = 0) THEN
y = 110;
ELSIF (i (2) =
您可能关注的文档
最近下载
- 黑龙江农业工程职业学院单招数学模拟试题(附答案).docx VIP
- 2025读书心得:屏幕时代如何重塑孩子的自控力.docx VIP
- 中国艰难梭菌感染诊断、治疗与预防指南(2024)详细解读PPT课件.pptx VIP
- 第14课《我们都是中国人》第2课时 这是我国的标志 教案设计 2025道德与法治二年级上册.docx
- 湘少版四年级上册、下册的英语单词默写表.pdf VIP
- GBT 危险货物运输应急救援指南 第1部分:一般指南.pdf VIP
- 煤炭掺配合同范本.docx VIP
- 汽车整体认识(汽车发展史)-精.ppt VIP
- 生产安全事故现场处置方案.docx VIP
- 小学数学二年级下册应用题练习.docx VIP
文档评论(0)