《关于pcb画板挖空和包地的讨论.docVIP

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《关于pcb画板挖空和包地的讨论

关于pcb画板挖空和包地的讨论?? 2011-01-09 15:38:07|??分类:?pcb?|??标签:电容??寄生电容??post??pll??quote??|字号?订阅 晶振上下两层为什么挖空,且不能走线 晶振上下两层为什么挖空,且不能走线,好像不是应为怕干扰的原因 -------------------------------------------------------------------------------- youyongnju Post at 2007-1-6 21:55:22怎么没有人回答啊[em06][em06][em07][em08] -------------------------------------------------------------------------------- xxgoodbaby Post at 2007-1-7 10:18:45?? 减小对GND的寄生电容,保持负载电容的恒定.[br]p align=rightfont color=red+1 RD币/font/p -------------------------------------------------------------------------------- aquasnake Post at 2007-1-7 15:05:44挖空没必要,包地则可 ? -------------------------------------------------------------------------------- coolgym Post at 2007-1-7 19:44:27DIV class=quoteB以下是引用Ixxgoodbaby/I在2007-1-7 10:18:45的发言:/B ?? 减小对GND的寄生电容,保持负载电容的恒定./DIV 这位老兄所言即是。 -------------------------------------------------------------------------------- aquasnake Post at 2007-1-27 18:08:34看这种PCB,可以感觉是新手走线,大概是为了避免在OSC下走线,然后把OSC下面的区域设置为KEEPOUT,然后在flood后就变成一个铜皮被挖空区域。 然则,挖空并不能抑制晶振EMI的对外干扰,一些公司的内部PCB规范都要求OSC区域尽量包地,而在设计选料上,可以选4个PIN的有金属屏蔽的晶振。这样设计上的考虑能解放PCB LAYOUT的难度。 什么对GND的寄生电容,我倒没想到这么玄的地步 -------------------------------------------------------------------------------- Meon Post at 2007-1-27 21:36:413楼正解,尤其是对于晶体,要控制对地的寄生电容。挖空是为了考虑这一点,至于不走线,除了寄生电容之外,还有干扰的考虑。楼上的可以看看各大Transcevier产家的AN和参考设计,就知道这么lay板并不是新手的走线,而是必须的要求,一般如果是用的DCXO,要保证晶体到地的距离大于250um,所以一般都要挖掉一层到两层来达到要求。至于寄生电容对与输出频率的影响有很具体的公式,网上都可以找到的。 -------------------------------------------------------------------------------- ashou Post at 2007-1-28 20:05:377楼兄弟解释的对 -------------------------------------------------------------------------------- rfworker Post at 2007-1-29 10:52:57同意7楼兄弟观点,偶也一直这么看的 -------------------------------------------------------------------------------- bai3333 Post at 2007-1-29 11:18:146楼不懂装懂。 -------------------------------------------------------------------------------- liu_fm2006 Post at 2007-1-29 11:20:33晶振的走线也可走在表层,然后加屏蔽照就OK!如果走在中间层的话,可在走线上下两层铺地,这时是有寄生电容,也可计算出

文档评论(0)

wangz118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档