移位寄存器設计verilog.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
移位寄存器設计verilog

电 子 科 技 大 学 ASIC课程设计报告一 学 号 : 201222240937 姓 名 : 周 恒 课题题目 : 移位寄存器设计 2013年5月 1. Write and verify the Verilog models for the two basic types of synchronizer circuits(a,b) shown in Fig.1 本电路实现是功能是一个两位的移位寄存器。Asynch_in为输入,Synch_out为输出,clock是时钟,reset为异步复位信号。 电路a的verilog代码为: module syn_a( input Asynch_in, input clock, input reset, output Synch_out); wire meta; reg Q1,Q2; assign meta=Q1; assign Synch_out=Q2; always @(posedge clock or negedge reset) begin if(!reset)begin Q1 =1b0; Q2 =1b0; end else begin Q1 = Asynch_in; Q2 = meta; end end endmodule 验证代码: `timescale 1ns/1ps module syn_a_test; reg Asynch_in; reg clock; reg reset; wire Synch_out; always #50 clock=~clock; initial begin clock=1; reset=1; Asynch_in=1; #50 reset=0; Asynch_in=0; #50 reset=1; #50 Asynch_in=1; #100 Asynch_in=0; #200 Asynch_in=1; #100 Asynch_in=0; #100 Asynch_in=1; #100 Asynch_in=0; #100 $stop; end syn_a a(.Asynch_in(Asynch_in),.clock(clock),.reset(reset),.Synch_out(Synch_out)); endmodule 输出波形: 从输出波形可以看出输出比输入延迟一个时钟,电路功能正确。 电路b 电路b的verilog代码: module syn_b( input Asynch_in, input clock, input reset, output reg Synch_out); wire Clr,Clr_in; reg q1,q2; always @(posedge Asynch_in or negedge Clr) if(!Clr) q1=1b0; else q1=1b1; always @(posedge clock or negedge Clr) if(!Clr) q2=1b0; else q2=q1; always @(posedge clock or negedge reset) if(!reset) Synch_out=1b0; else Synch_out=q2; and (Clr_in,!Asynch_in,Synch_out); or (Clr,Clr_in,reset); endmodule 验证代码: `timescale 1ns/1ps module syn_b_test; reg Asynch_in; reg clock,reset; wire Synch_out; always #50 clock=~clock; initial begin

您可能关注的文档

文档评论(0)

df9v4fzI + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档