《实验指导书专用集成电路070411.docVIP

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《实验指导书专用集成电路070411

实验一 ?EDA软件实验 实验性质:验证性 实验级别:必做 开课单位:信息与通信工程学院通信工程系 学时:4学时 一、实验目的: 1、了解Quartus II软件的功能。 2、初步掌握Quartus II的VHDL输入方法。 3、掌握Quartus II的原理图文件输入和元件库的调用方法。 4、掌握Quartus II软件元件的生成方法和调用方法。 5、掌握Quartus II编译、功能仿真和时序仿真。 6、掌握Quartus II原理图设计、管脚分配、综合与实现、数据流下载方法。 7、了解所编电路器件资源的消耗情况。 二、实验器材: 计算机、Quartus II软件或xilinx ISE 三、实验内容: 1、本实验以8位二进制加法器为例,在Quartus II软件平台上完成设计电路的VHDL文本输入,编辑,编译,仿真,关键分配和编程下载等操作。下载芯片选择Altera公司的FLEX10K系列的EPF10K10LC84-3器件。 2、用步骤1所设计的8位二进制加法器的VHDL文件生成一个adder8的元件,在Quartus II软件原理图设计平台上完成adder8元件的调用,用原理图的方法设计一个8位二进制加法器,实现编译,仿真,管脚分配和编程下载等操作。 四、实验步骤: 1、8位加法器的VHDL设计 (1)、8位加法器的VHDL源程序的输入 在Quartus II环境下,执行“file”的“New Project Wizard”命令,为8位加法器建立设计项目。 图1 新建菜单 项目名称为adder8. 图2 文件名 点击下一步,出现选择芯片对话框,我们选择FLEX10K系列的EPF10K10LC84-3器件作为仿真芯片 图3 芯片选择 点击下一步,选择默认选项,点击finish完成设置。 在Quartus II环境下,执行“file”的“New”命令,在弹出的编辑文件类型对话框中,选择“VHDL File”, 图4 文件类型选择 点击ok进入Quartus II文本编辑方式,在文本框中编辑输入8位加法器的VHDL源程序,如下图所示: 图5 VHDL源程序输入 8位加法器的VHDL源程序参考如下: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY adder8 IS PORT( CIN : IN INTEGER RANGE 0 TO 1; A : IN INTEGER RANGE 0 TO 255; B : IN INTEGER RANGE 0 TO 255; SUM : OUT INTEGER RANGE 0 TO 255; COUNT: OUT INTEGER RANGE 0 TO 1 ); END adder8; ARCHITECTURE A_adder8 OF adder8 IS SIGNAL SINT:INTEGER RANGE 0 TO 511; BEGIN SINT=A+B+CIN; SUM=SINT WHEN SINT=255 ELSE SINT-256; COUNT=0 WHEN SINT=255 ELSE 1; END A_adder8; 在VHDL源程序中,A和B是两个8位二进制输入信号,CIN是低位进位输入信号,SUM是8位加数之和的输出信号,COUT是向高位进位的输出信号。 (2)、设计文件存盘与编译 完成程序编辑后,以adder8.vhd为文件名将8位加法器的VHDL源程序设计文件保存在工程目录中,*.vhd表示VHDL文本文件。 在Quartus II环境下,执行“Processing”的“start Compilation”命令,或者在主窗口上直接单击“start Compilation”按钮,对adder8.vhd设计文件进行编译。如果输入无语法错误的话,编译完成后的结果如图6所示: 图6 资源耗费情况 结果中给出了所设计的程序占选用芯片的资源情况,adder8所占用的EPF10K10LC84-3芯片宏单元的2%,占用引脚数为44%,没有用存储单元。 (3)、仿真设计文件 程序编译完成后,重新执行“file”的“New”命令,在弹出的编辑文件类型对话框中,选择“other file”中的“Vector Waveform File”,点击“ok”。 图7 新建仿真图文件 在弹出的新对话框

文档评论(0)

haha85864 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档