网站大量收购独家精品文档,联系QQ:2885784924

AMI編译码系统设计.doc

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
AMI編译码系统设计

1.AMI码简介 AMI码的全称是传号交替反转码,其编码规则是将消息码的信号“1”(空号)传号交替的变换为“+1”和“-1”,而“0”空号保持不变。例如 消息码 0 1 1 0 0 0 0 0 0 0 1 1 0 0 1 1 AM码 0 -1 +1 0 0 0 0 0 0 0 -1 +1 0 0 -1 +1 AMI码的对应波形是具有正、负、零三种电平的脉冲序列。它可以看成单极性波形的变形,即“0”仍对应零电平,而“1”交替对应正、负电平。 AMI码的优点是,没有直流成分,且高、低频分量少,能量集中在频率为1/2码速处;编译码电路简单,且可以利用传号极性交替这一规律观察误码情况;如果他是AMI-RZ波形,接收后只要全波整流,就可变为单极性RZ波形,从中可以提取位定时分量。鉴于上述优点,AMI码成为较常用的传输码型之一。 AMI码的缺点是,当原信码出现长连串“0”时,信号电平长时间不跳变,造成提取定时信号的困难。 2.电路分析及设计 2.1M序列发生器的设计 M序列发生器的设计图如下: 图2-1 M序列发生器电路图 M序列发生器由3个D触发器,一个3输入或非门,一个二输入或门,一个二输入异或门和一个时钟信号源组成,3个D触发器通过级联成了一个3位的移位寄存器,3位的移位寄存器和一个二输入异或门一个二输入或门,一个3输入或非门一起构成了一个带线性反馈的移存器。假设从左到右的3个D触发器的分别成为a2,a1,a0。若移位寄存器的初始状态为(a2,a1,a0)=(1,0,0),则在移位一次的时候,移位寄存器输出0,并产生一个新的输入信号a2,a1,a0通过3输入或非门异或后再和a2,a0疑或后的信号相或产生一个新的输入信号1,新的状态变为(a2,a1,a0)=(1,1,0),下一次移位后新的状态为(a2,a1,a0)=(1,1,1),第三次移位后的状态为(a2,a1,a0)=(0,1,1),第四次移位后的状态为(a2,a1,a0)=(1,0,1),第五次移位后的状态为(a2,a1,a0)=(0,1,0),第六次移位后的状态为(a2,a1,a0)=(0,0,1),第七次移位后的状态为(a2,a1,a0)=(1,0,0)。通过七次移位,移位寄存器又返回到了初始状态,这样就产生了一个周期为7的序列,序列为0011101。这个M序列发生器产生的M序列波形如下: 图2-2 M序列发生器输出波形 2.2编码电路的设计 编码电路电路设计图如下所示: 图2-3 编码电路 AMI编码电路由一个JK触发器、三个与门、一个非门、两个运放以及六个电阻和1个电容组成。 第一个与门的一端和M序列发生器的输出端相连接,另一端和M序列发生器连相同的时钟脉冲源,他的主要作用是将非零码转为归零码,构成非归零码-归零码转换器。JK触发器的JK端和第一个与门的输出端相接,时钟信号端通过一个非门和M序列发生器接相同的时钟脉冲源,Q端口和Q’端口分别和一个与门的一端相接,两个与门的另一端都和非归零码-归零码转换器的输出端相接,这部分电路的作用是将归零消息码的“1”信号变为交替的“0”、“1”和交替的“1”、“0”分别输出。第二和第三个与门的输出端分别接入一个求差电路的两端。将“0” 、“1”交替的归零码和“1”、“0”交替的归零码相减,得到了AMI码。由于这样得到的AMI码中夹杂着冲击信号,因此需要将添加电容进行滤波。后面再加以同向放大电路作为缓冲。M序列及其转换的单极性归零码的波形如下所示: 图2-4 M序列和单极性归零码 单极性归零码1信号变为交替的“0”、“1”波形如下图所示: 图2-5 单极性归零码“1”信号转换为交替的“0”、“1” 单极性归零码“1”信号变为交替的“1”、“0”信号波形如下: 图2-6 单极性归零码“1”信号转换为交替的“1”、“0” “0”、“1”和“1”、“0”相减后的波形为 图2-7 初步得到的AMI码 虑除冲激信号后的波形: 图2-8 AMI码 2.3译码电路的设计 译码电路其实就是编码电路的逆过程。首先将AMI码还原成单极性归零码。将AMI码流通过两个二极管分别去掉负电平部分和正电平部分分别送入求差电路的两个输入端求差还原出原来的单极性归零码。一部分输入一个自同步电路,直接从信息码元中提取码元定时信息。码元定时信息送入抽样判决器进行抽样判决后得到一个比原脉冲延时一个码元的信号脉冲。另一部分通过同相放大电路放大后输入一个D触发器的D口,在由抽样判决器产生的信号脉冲的作用下还原为原来的M序列。自同步电路由电阻和电容构成的低通滤波电路和由运放和电阻电容组成的微分电路以及一个运放组成的放大电路组成。抽样判决电路由一个D触发器组成,抽样判决器的定时脉冲选择4000HZ。 译

文档评论(0)

cv7c8hj6b4I + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档