并行采样与动态重构摘要.doc

并行采样与动态重构摘要

研究内容 多通道并行采集技术 多通道采样方法主要是从时域出发,以多个低速的采样序列重构出高速的采样序列。在M个通道的时域采样系统中,用M个采样通道,在不同的时间序列下,分别对输入信号进行采样,要求所有通道的采样周期相同,任何相邻的两个采样通道的采样时间间隔严格相等,此时,允许每个通道的采样频率低于信号的两倍带宽,但每个通道采样频率的M倍要高于信号的两倍带宽。将M个采样通道所得到的采样点序列按照采样时间的先后顺序进行串行存储输出,输出序列即为输入信号的无失真采样序列。 FPGA动态重构技术 FPGA动态可重构技术,就是要对基于SRAM编程技术FPGA的全部或部分逻辑资源实现在系统的动态的功能变换。对于时序变化的 数字逻辑系统,其时序逻辑的发生不是通过调用芯片内不同区域、不 同逻辑资源来组合而成,而可通过对具有专门缓存逻辑资源的FPGA,进行局部的和全局的芯片逻辑的动态重构(或称修改)而快速实现。 动态可重构FPGA内部逻辑块和内连线的改变,可以通过读取不同的 SRAM bit数据来直接实现这样的逻辑重建,时间往往在纳秒量级,有助于实现FPGA系统逻辑功能的动态重构。 关键技术[] 高速分时时钟控制与数据分相存储技术 高采样率必然要求高速的采样时钟与之匹配。采样时钟相位延迟是采用分时并行采样技术的系统实现高采样率的关键所在,需要对高频采样时钟做到精确地相位延迟。 模拟信号经过ADC采集

文档评论(0)

1亿VIP精品文档

相关文档