- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
带闹钟调时时钟
仲恺农业工程学院
电子技术综合设计
课程设计报告
带调时功能的电子闹钟
姓 名 : 谭泰铭
院(系) :自动化学院
专业年级 :自动化141
学 号 :
指导教师 :吴曦辉
起止时间 : 2016.5.16-2016.5.27
目录
摘 要 1
一、课程设计目的 1
二、主要器件,软件环境 1
三、设置内容和要求 1
四、课程设计原理 1
4.1、 设置原理: 1
4.2、模块设计 1
4.3、60进制“分”,“秒”计数器 1
4.3..1、十进制计数器(个位) 1
4.3.2、74LS160 功能表如下; 2
4.3.3、“分”,“秒”个十位连接图 2
4.3.4、个位到十位信号的延迟 3
4.4、24位”时”计数器 3
4.5、校时电路 3
4.6、比较电路 4
4.7、闹钟电路 4
五、课程设计步骤 4
5.1、设计思路 4
5.2设计步骤 5
5.2.1、设置“分”,“秒” 5
5.2.2、设置”时“ 5
5.2.3、设置校时电路 5
5.2.4、设计闹钟电路 5
5.25、设计比较电路 5
六、设计心得 5
6.1遇到的问题及解决方法 5
6.2实验的体会与收获 5
七、元器件明细表 6
八、仿真结果 6
九、参考文献: 序号·作者名·书名·出版社·出版时间 7
摘 要
随着现代科技的日新月异,很多人都喜欢自己动手为自己设计一个属于自己的电子闹钟,有一段时间是备受大家热捧。其实自己设计的电子闹钟是内部搭配有电子芯片和其他电子元件的一个闹钟,通常分数码显示管显示数字式。戴电子闹钟的对于大部分人来说更吸引他们的是它的方便和准确性好而感到高兴。它不但能显示时间,而且能调节闹钟。这是我们就来简单的看看电子闹钟是怎么调时间,电子闹钟怎么调闹钟。
关键词:电子闹钟 电子芯片 数码显示管
一、课程设计目的
1、掌握数字系统的分析和设计方法。
2、能够熟练的、合理的选用集成电路器件。
3、熟悉EWB软件的使用。
二、主要器件,软件环境
1、主要器材:一台PC电脑、一个EWA软件。
2、软件环境:win8.1专业版。
三、设置内容和要求
1、电子钟------ 带调时功能的电子钟————带调时功能的电子闹钟
2、进行24小时制的时、分、秒计时;
实现时间的LED数码管显示;
具有手动输入的时间调整功能;
具有闹钟设置功能,能发出相应的闹钟提示。
四、课程设计原理
4.1、 设置原理:
(1) 数字闹钟计时的标准信号应该是频率相当稳定的1Hz脉冲,故要设置标准时间源。
(2)、数字闹钟的的计时周期是24小时因此必须设置24小时计数器,应为模为60的秒计数器和分计数器及模为24的时计数器组成。秒、分、时由七段数码管显示。
(3)、为使数字闹钟走时与标准时间一致,校对电路是必不可少的,设计中采用开关控制校时直接用s脉冲先后对分、秒计数器进行校时 操作。
(4)、能进行准点报时,比较相同值时蜂鸣器会发出“嘟嘟”的声音。
4.2、模块设计
计数器(用74LS160)
计算机构成“时”、”分“、”秒“的计数电路, ”秒“和”分“为60进制,”时“为24进制为计数器
4.3、60进制“分”,“秒”计数器
4.3..1、十进制计数器(个位)
电路本电路采用74LS160作为十进制计数器,它是一个具有异步清零、同步置数、可以保持状态不变的十进制上升沿计数器。60进制计数器需要两片十进制芯片。
4.3.2、74LS160 功能表如下;
表1 十进制计数器功能表
CP RD` LD` EP ET 工作状态 × 0 × × 置零 ↑ 1 0 × × 预置数 × 1 1 0 1 保持 × 1 1 × 0 保持 ↑ 1 1 1 1 计数 74LS160芯片是一个具有清零、置数、保持、十进制计数等功能的计数器。其引脚图如下:
CLR是清零端,低电平有效;
CLK是脉冲输入端口,高电平有效;
ABCD数据输入端,
当LOAD低电平有效时,输入脉冲信号,数据置入;
QaQbQcQd数据输出端;
ENP,ENT使能控制端,当ENP*ENT=0时,计数器为保持状态;
RCO为进位输出端。
4.3.3、“分”,“秒”个十位连接图
方式如下图:
图2 十进制计数器(个位) 图3 十进制计数器(十位)
当第一片计数到9的时候再等来一个时钟信号进位端会变为高电平,此端口Oc接到第二片的时钟信号端和本身的置数端或清零端,本身的置数端全部接地,然后第二片计一个数,第一片回到0继续计数,直到第二片计数到5同时第一片计数到9的时候,通过在第一片外加的逻辑电路,每计数到9会译出一个信号与上第二
原创力文档


文档评论(0)