Spartan6硬核MCB读写DDR2实战篇.docVIP

  • 18
  • 0
  • 约9.06千字
  • 约 20页
  • 2017-01-20 发布于广东
  • 举报
Spartan6硬核MCB读写DDR2实战篇.doc

Spartan6 硬核MCB读写DDR2 实战篇 如今的存储器工艺、性能发展之快真是让人岑木结舌,但是随之而来的控制复杂度也大大增加,对于PCB设计要求、如何使存储器跑到最大带宽,都是工程师们要考虑的事。对于电子市场来讲,现在一片1Gbit的800M速率的DDR2颗粒价格在40元左右,无论从成本和性能上讲都有绝对的优势。 XILINX?公司率先在FPGA芯片中集成了MCB硬核,它可以支持到DDR3,而且对于大多数厂家的存储芯片都支持(Micron、Elpida、Hynix.....),这也是spartan6系列闪耀的地方。对于工程来讲,其MCB硬核优秀的误码校验和偏移时钟校验,以及PLL_ADV工作时的稳定、高精度都大大保证了研发产品的质量。而对于用户控制接口又是以通用FIFO的读写方式,代替复杂的ddr2读写逻辑。以sram的地址映射方式代替复杂的行列地址选择。可见spartan6 ——MCB硬核控制器的诞生是值得大家推崇的。 主要内容 (1)“MCB_CLK”设计须知”(系统时钟需要考虑的问题) (2)“CORE Gen的使用”???(即MCB控制器的生成) (3)“硬件平台调试”???? ??(红色飓风spartan6开发板完成DDR2高速的读写并且校验误码) (4)“Xilinx谦虚的地方”??(揭秘PLL_ADV / MCB硬核的性能指标) /

文档评论(0)

1亿VIP精品文档

相关文档