- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程设计
多 路 彩 灯 控 制 设 计
前 言
本次课程设计的主要目的是通过电子设计自动化的设计,掌握FPGA应
用系统的开发过程,进一步理解FPGA应用系统的工作原理。本课程设计设
计了一个多路彩灯控制器,十六种彩灯能循环变化,有清零开关,可以变化
彩灯闪动频率即是可以选择快慢两种节拍。整个系统有三个输入信号,分别
为控制快慢的信号OPT,复位清零信号CLR,输出信号是16路彩灯输出状态。
最后按照FPGA的开发流程和VHDL语言建模、仿真、综合、下载、适配,用
EDA6000实验箱上的FPGA系统实现了相应的功能。
通过这次课程设计更清楚的理解了VHDL程序的描述语言,能进行简单
程序的编写和仿真。
一.系统设计要求
设计一个多路彩灯控制器,十六种彩灯能循环变化,有清零开关,可以变化彩灯闪动频率即是可以选择快慢两种节拍。
二.设计方案
整个系统有三个输入信号,分别为控制快慢的信号OPT,复位清零信号CLR,输出信号是16路彩灯输出状态。系统框图如:
主要模块组成:时序控制电路模块和显示电路模块,时序控制电路是根据输入信号的设置得到相应的输出信号,并将此信号作为显示电路的时钟信号;显示电路输入时钟信号的周期,有规律的输出设定的六种彩灯变化类型。
三.模块设计
时序控制模块:CLK_IN为输入时钟信号,电路在时钟上升沿变化;CLR为复位清零信号,高电平有效,一旦有效时,电路无条件的回到初始状态;chose_key为频率快慢选择信号,低电平节奏快,高电平节奏慢;CLK为输出信号,CLR有效时输出为零,否则,随chose_key信号的变化而改变。
我们假设时序控制电路所产生的控制时钟信号的快慢两种节奏分别为输入时钟信号频率的1/4和1/8,因而输出时钟控制信号可以通过对输入时钟的计数来获得。当chose_key为低电平时,输出没经过两个时钟周期进行翻转,实现四分频的快节奏;当chose_key为高电平时,输出每经过四个时钟周期进行翻转,实现把八分频的慢节奏。
显示控制电路的模块框图如图所示,输入信号clk和的定义与时序控制电路一样,输入信号led[15...0]能够循环输出16路彩灯16种不同状态的花型。对状态的所对应的彩灯输出花型定义如下:
S0:0000000000000000 S1:0001000100010001
S2:0010001000100010 S3:0011001100110011
S4:0100010001000100 S5:0101010101010101
S6:0110011001100110 S7:0111011101110111
S8:1000100010001000 S9:1001100110011001
S10:1010101010101010 S11:1011101110111011
S12:1100110011001100 S13:1101110111011101
S14:1110111011101110 S15 :1111111111111111
多路彩灯在多种花型之间的转换可以通过状态机实现,当复位信号clr有效时,彩灯恢复初始状态s0,否则,每个时钟周期,状态都将向下一个状态发生改变,并对应输出的花型,这里的时钟周期即时时序控制电路模块产生的输出信号,它根据chose_key信号的不同取值得到两种快慢不同的时钟频率。
四.序控制电路模块程序如下:
Library ieee;
Use ieee.std_logic_1164.all;
Use ieee.std_logic_unsigned.all;
Entity CD is
Port(chose_key1:in std_logic;
Clk_in1:in std_logic;
Clr1:in std_logic;
Led1:out std_logic_vector(15 downto 0));
End CD;
Architecture one of CD is
component sxkz
Port(chose_key:in std_logic;
Clk_in:in std_
您可能关注的文档
- 毕业设计(论文)-机械制造技术基础课程设计说明书 .doc
- 毕业设计(论文)-xx生态城北部产业园南部道路道路排水工程施工组织设计 .doc
- 毕业设计(论文)-低合金钢t型接头焊接变形的测量与计算论文.doc
- 毕业设计(论文)-低温集气站工艺设计安全阀选型 .doc
- 毕业设计(论文)-xx生物制品有限公司空调净化系统验证报告 .doc
- 毕业设计(论文)-第五大街正安基地功能定位概念设计.doc
- 毕业设计(论文)-xx市xx镇生活污水处理工程施工组织设计 .doc
- 毕业设计(论文)-xx小区菜场、办公区、住宅楼工程施工组织设计 .doc
- 毕业设计(论文)-xy工作台设计 .doc
- 毕业设计(论文)-电子产品交易系统网站设计图文.doc
- 毕业设计(论文)-房地产开发、物业服务、工程建设、城市园林绿化、房地产估价、工程监理资质管理规定 .doc
- 毕业设计(论文)-办公家具投标书 .doc
- 毕业设计(论文)-房地产开发项目执行计划书 .doc
- 毕业设计(论文)-北京市顺义区北石槽中心围墙改造工程施工组织设计 .doc
- 毕业设计(论文)-非线性离散系统的干扰抵消和干扰抑制的研究 .doc
- 毕业设计(论文)-表面化学挂钩的半导体纳米晶体的光学性质.doc
- 毕业设计(论文)-北京市市政工程研究院智能管道维护系统及周边设备购置投标书 .doc
- 毕业设计(论文)-标准ic卡电梯控制系统(联动型)设计方案 .doc
- 毕业设计(论文)-凤凰城二期开发项目策划案 .doc
- 毕业设计(论文)-滨海水韵新城设计说明 .doc
最近下载
- DB44T 2719-2025《有限空间智慧安全管控技术规范》.pdf VIP
- 河堤建设工程施工合同.doc VIP
- 2024年执业中药师考试复习资料重点知识点与背诵口诀.pdf VIP
- 职业院校课程思政与思政课程协同育人典型案例.pdf VIP
- 12D101-5(替代94D101-5)110kV及以下电缆敷设.docx VIP
- 北师大版小学六年级数学上册第1单元测试卷(有答案).docx VIP
- 第六章管式反应器.ppt VIP
- 六年级上册分数四则混合运算300题及答案.docx VIP
- 2024—2025学年河南省开封高级中学高一上学期第一次月考物理试卷.doc VIP
- 学校升旗台工程方案范文(3篇).docx VIP
文档评论(0)