第7讲 存储器幻灯片.pptVIP

  1. 1、本文档共77页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第7讲 半导体存储器 苏 放 sufang@bupt.edu.cn 北京邮电大学 信息与通信工程学院 存储系统的基本概念 存储器是 是计算机中用来存储信息的部件; 是一种具有记忆功能的部件; 是计算机的重要组成部分,是CPU最重要的系统资源之一。 存储器的层次结构 微机拥有不同类型的存储部件 由上至下容量越来越大,但速度越来越慢 半导体存储器的主要性能指标 存储容量:半导体存储器芯片的存储容量是指存储器可以容纳的二进制信息量 用N×M表示,N为存储单元数,M为每个存储单元存储信息的位数。 例6-1 某存储器芯片的地址线为16位,存储字长为8位,则其存储容量为多少? 解:若某存储器芯片有M位地址总线、N位数据总线其存储容量为×N位。该存储器芯片中M为16位,N为8位,则其存储容量为×8位=64K×8位。 半导体存储器的主要性能指标 存储速度 可以用两个时间参数表示: 存取时间(Access Time)TA,定义为从启动一次存储器操作,到完成该操作所经历的时间。 存储周期(Memory Cycle)TMC,定义为启动两次独立的存储器操作之间所需的最小时间间隔。 存储速度取决于内存储器的具体结构及工作机制。 半导体存储器的主要性能指标 可靠性 存储器的可靠性用平均故障间隔时间(MTBF,Mean Time Between Failures)来衡量,MTBF越长,可靠性越高。 性能/价格比 性能主要包括上述三项指标—存储容量、存储速度和可靠性。 对不同用途的存储器有不同的要求 有的存储器要求存储容量大,选择芯片时就以存储容量为主,有的存储器如高速缓冲器,则要求以存储速度为主。 半导体存储器的结构 存储器读写时序 在微机系统中,为使存储器正常工作,必须注意其工作时序 其片选、读写控制信号、以及地址信号ADDR等必须按照一定的时间要求顺序地输入给存储器的控制电路。 例 SRAM HY62256A的读、写周期时序 例 SRAM HY62256A的写周期时序 典型存储器芯片及其接口特性 静态随机存储器(SRAM) 典型的静态RAM芯片 典型的静态RAM芯片如HM 6116(2K×8位),6264(8K×8位),62128(16K×8位)和62256(32K×8位)等。 6116 6116是一种2?048×8位的高速静态CMOS随机存取存储器,其基本特征是: (1)高速度 存取时间为100?ns/120?ns/150?ns/200?ns(分别以6116——10、6116——12、6116—15、6116—20为标志。 (2)低功耗 运行时为150?mW,空载时为100?mW。 (3)与TTL兼容。 (4)管脚引出与标准的2K×8b的芯片(例如2716芯片)兼容。 (5)完全静态——无需时钟脉冲与定时选通脉冲。 SRAM 6116的引脚 SRAM 6116的工作方式 SRAM 6116的内部功能框图 静态RAM的结构 SRAM 6264 容量为8K×8位 地址线13条,即A12~A0; 数据线8条即I/O8~I/O1 SRAM 6264 6264运行方式 随机存储器RAM 静态RAM 静态RAM的引脚: 数据线:由RAM的位数决定; 地址线:由RAM的单元数决定; 控制线:CE:片选,有效时,芯片才工作; WE:读写控制,为0时写,为1时读; OE:输出控制,为0时,允许输出。 和CPU的连接。 SRAM接口特性 动态随机存储器(DRAM) 信号存储在电容C上。 行选择信号有效时可以刷新,也可以读出,但读出时必须列选择信号也有效。 破坏性读出 为使Cs上读出后仍能保持原存信息(电荷),刷新放大器需要对这些电容进行重写操作,以补充电荷使之保持原信息不变----回写(刷新)。 典型的动态RAM芯片 为了降低芯片的功耗,保证足够的集成度,减少芯片对外封装引脚数目和便于刷新控制,DRAM芯片都设计成位结构形式,即每个存储单元只有一位数据位 一个芯片上含有若干字,如4K×1位,8K×1位,16K×1位, 64K×1位或256K×1位等。 存储体的这一结构形式是DRAM芯片的结构特点之一。 DRAM——Intel 2164 Intel 2164是64K×1位的DRAM芯片, 基本特征: (1)存取时间为150?ns/200?ns(分别以2164A-15、2164A-20为标志)。 (2)低功耗,工作时最大为275?mW,维持时最大为27.5?mW。 (3)每2?ms需刷新一遍,每次刷新512个存储单元,2?ms内需有128个刷新周期。 Intel 2164A的引脚 动态RAM 动态RAM的位数都是1位; 动态RAM的地址引脚只是实际地址线的

文档评论(0)

love87421 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档