网站大量收购独家精品文档,联系QQ:2885784924

数字逻辑第5章解析.ppt

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字逻辑第5章解析

5.4 触发器的逻辑功能 5.4.5 D触发器功能的转换 触发器逻辑功能转换:触发器之间可以进行逻辑功能转换,在原触发器的输入端加上一定的转换逻辑电路,就可以构成具有新的逻辑功能的触发器。 转换方法有多种,介绍特性方程联立法。 特性方程联立法:将原触发器与新逻辑功能触发器特性方程进行比较,找出原输入信号与新输入信号及现态之间的函数关系。 D触发器和JK触发器具有较完善的功能,有很多独立的中、小规模集成电路产品。介绍D触发器转换成其它功能触发器。 5.4 触发器的逻辑功能 5.4.5 D触发器功能的转换 1. D触发器构成J K 触发器 已有D触发器( 原触发器 ),实现JK触发器( 新触发器 )功能。 D触发器特性方程: Qn+1 = D JK触发器特性方程: 比较得: 根据 画出电路 5.4 触发器的逻辑功能 5.4.5 D触发器功能的转换 2. D触发器构成T 触发器 已有D触发器( 原触发器 ),实现 T 触发器( 新触发器 )功能。 D触发器特性方程: Qn+1 = D T触发器特性方程: 比较得: 用异或门实现的电路 用同或门实现的电路 ⊙ 5.4 触发器的逻辑功能 5.4.5 D触发器功能的转换 3. D触发器构成T’ 触发器 已有D触发器( 原触发器 ),实现 T’ 触发器( 新触发器 )功能。 D触发器特性方程: Qn+1 = D T’触发器特性方程: 比较得: 实现的电路 作业 5.4.1 5.4.3 5.4.5 5.4.6 5.4.10 注意 ①. 5.4.6 题中,x与CP↓应该同时变化,x的上升沿与CP↓应该对齐,书中图不准确。 ②. 在做5.4.10 题时,为了清晰,要考虑一定的时延。 5 . 锁存器和触发器 5.1 双稳态存储单元电路 5.2 锁存器 5.3 触发器的电路结构和工作原理 5.4 触发器的逻辑功能 1. 掌握SR、D锁存器的逻辑功能; 2. 掌握 SR 触发器、JK 触发器、D 触发器及 T 触发器的逻辑功能,掌握触发器逻辑功能表示方法——功能表、特性方程、状态图、波形图,掌握触发器功能转换的方法; 3. 理解锁存器、触发器的电路结构、工作原理和动态特性。 教学要求 概述 时序逻辑电路 工作特征:时序逻辑电路工作特点是任意时刻的输出状态不仅与该当前的输入信号有关,而且与此前电路的状态有关。即具有记忆功能。 结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。 锁存器和触发器是构成时序逻辑电路的基本逻辑单元。 5.1 双稳态存储单元电路 双稳态的概念:只有两种稳定的状态(0,1),在外作用下,可以从一个稳定状态变化到另一个稳定状态。 5.1.1 双稳态的概念 1. 电路结构 最基本的双稳态电路如图所示 5.1.2 双稳态存储单元电路 反馈 Q端的状态定义为电路输出状态。 电路有两个互补的输出端Q和 Q 5.1 双稳态存储单元电路 2. 逻辑状态分析 1 1 0 0 0状态 1 1 0 0 1状态 在两种稳定状态中,输出Q和 总是互补的; 电路只存在两种可以长期保持的稳定状态,故称双稳态电路; 电路具有记忆1位二进制数据的功能。 Q 5.1 双稳态存储单元电路 5.1.2 双稳态存储单元电路 5.2.1 SR 锁存器 1. 基本SR锁存器 基本SR锁存器如图所示 逻辑符号 电路说明: 两个互补的输出端Q和 两个输入端R、S R- Reset 为置0端(复位端) S- Set 为置1端 (置位端) 现态:R、S信号作用前Q端的状态,现态用Qn表示,可简写为Q。 次态:R、S信号作用后Q端的状态,次态用Qn+1 表示。 逻辑表达式: Q 5.2 锁存器 工作原理 ①. R = 0、S = 0 R S Q ≥1 ≥1 0 工作原理 Q R S 功能 Qn+1 1 R S Q ≥1 ≥1 0 1 0 0 0 0 0 0 0 0 0 0 1 1 保持 可以看出:R、S信号=1有效,当R、S信号都无效,状态保持不变。 5.2 锁存器 5.2.1 SR 锁存器 工作原理 ②. R = 1、S = 0 R S Q ≥1 ≥1 0 1 R S Q ≥1 ≥1 0 1 0 0 工作原理 Q R S 功能 Qn+1 0 0 0 0 0 0 1 1 保持 1 1 1 0 0 0 1 0 1 0 1 1 0 0 置0 R信号有效,置0。 信号消失后,记忆0 5.2 锁存器 5.2.1

文档评论(0)

little28 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档