4.3 项目实施.ppt

P o w e r B a r 中国专业PPT设计交流论坛 4.3.2 设计——二十四进制电子数字钟的电路设计与仿真 4.3.3 实现——二十四进制电子数字钟的组装与调试 4.3 项目实施 4.3.4 运行——二十四进制电子数字钟的测试与性能分析 4.3.1 构思——二十四进制电子数字钟的设计方案 4.3.1 构思——二十四进制电子数字钟的设计方案 24进制电子数字钟是实现具有24进制清零功能的电子钟, 它主要由函数信号发生器、10进制加法器74LS161、译码器 74LS48、共阴极LED数码管等四个模块构成。 实现该项目有两种方案: 方案一:首先由实验室提供震荡周期为一秒的标准秒脉冲, 由74LS161采用同步清零法组成二十四进制时计数器,使用 74LS48为驱动器,共阴极七段数码管作为显示器。 方案二:首先由实验室提供信号发生器,输出5V,1Hz的信 号,由74LS161采用异步清零法组成二十四进制时计数器,使 用74LS48为驱动器,共阴极七段数码管作为显示器。 两种方案相比较我们选择第二种方案。 4.3.2 设计——二十四进制电子数字钟的电路设计与仿真 1.电路设计 1)计数器电路 本项目采用2片十进制同步加法计数器74LS161、一片与非门 74LS00和一片非门74LS04构成计数电路。 2)译码驱动电路 本项目选择

文档评论(0)

1亿VIP精品文档

相关文档