12时制数字电子钟.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
12时制数字电子钟

电子课程设计 ——12时制数字电子钟 学院:电子信息工程学院 专业、班级: 姓名: 学号: 指导老师 2014年12月17日 目 录 一、设计任务与要求 …………………1 二、总框体图 …………………1 三、选择器件 …………………1 四、功能模块 …………………7 五、总体设计电路图 …………………10 六、总结 …………………11 12时制数字显示电子钟 一、设计任务与要求 任务:设计一个数字显示电子时钟 要求:1、时钟的“时”要求用两位显示(1—12); 2、时钟的“分”、“秒”要求各用两位显示; 3、整个系统要有校时部分(可以手动,也可以自动),校时时不能产生进位; 4、能显示上午、下午标志。 5、5V电源模块的设计。 二、总框体图 数字钟的原理框图如图所示,它是由、计秒电路、计分电路、计时电路、等组成。 三、选择器件 1、数码显示器 电路原理图: 逻辑图: 2、74LS160芯片 此芯片为十进制计数器,可加可减,本设计只用到加,其中RCO为进位端,CLR为清零端,ENT和ENP为使能端,必须接到一起接到高电平,LOAD为置数端,CLK为脉冲输入端。其逻辑图如下图 管脚图: 3、异或门74LS136D 其逻辑功能表如下: 逻辑电路如下: 4、非门74LS04D 逻辑功能表: 5、与非门74LS01D 逻辑功能表 K1 K2 y 1 1 0 0 1 1 1 0 1 0 0 1 逻辑电路: 6、74LS13D 其逻辑功能表如图 JK触发器具有置0、置1、保持和翻转四个功能秒计数器的设计 秒计数器时计数器的设计 时计数器是进制计数器。计数器多谐振荡器是一种能产生矩形波的自激振荡器,也称矩形波发生器。“多谐”指矩形波中除了基波成分外,还含有丰富的高次谐波成分。多谐振荡器没有稳态,只有两个暂稳态。在工作时,电路的状态在这两个暂稳态之间自动地交替变换,由此产生矩形波脉冲信号,常用作脉冲信号源及时序电路中的74160,并采用置数法分别组成六十进制的“秒”计数器、六十进制“分”计数器,12进制“时”计数器。工作时秒脉冲信号送至计秒电路当计秒电路满60时,输出秒进位信号,送计分电路当计分电路满60时,输出分进位信号,送计时电路当计时电路满时,时、分、秒计数器同时自动清零。 校分电路 校时电路 秒脉冲信号 秒计数器 分计数器 时计数器 秒显示器 分显示器 时显示器

文档评论(0)

sd7f8dgh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档