- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术复习题第34章
第三章门电路
选择题
1. 三态门输出高阻状态时, 是正确的说法。
A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动
2. 以下电路中可以实现“线与”功能的有 。
A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门
3.以下电路中常用于总线应用的有 。
A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门
4.逻辑表达式Y=AB可以用 实现。
A.正或门 B.正非门 C.正与门 D.负或门
5.TTL电路在正逻辑系统中,以下各种输入中 相当于输入逻辑“1”。
A.悬空 B.通过电阻2.7kΩ接电源
C.通过电阻2.7kΩ接地 D.通过电阻510Ω接地
6.对于TTL与非门闲置输入端的处理,可以 。
A.接电源 B.通过电阻3kΩ接电源 C.接地 D.与有用输入端并联
判断题(正确打√,错误的打×)
1.TTL与非门的多余输入端可以接固定高电平。( )
2. 当TTL与非门的输入端悬空时相当于输入为逻辑1。( )
3.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( )
4.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。( )
5.CMOS或非门与TTL或非门的逻辑功能完全相同。( )
6.三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )
7.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。( )
8.一般TTL门电路的输出端可以直接相连,实现线与。( )
9.CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。( )
10.TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。( )
填空题
1. 集电极开路门的英文缩写为 门,工作时必须外加 和 。
2.OC门称为 门,多个OC门输出端并联到一起可实现 功能。
3.TTL与非门电压传输特性曲线分为 区、 区、 区、 区。
答案
一、选择题
ABD
CD
A
CD
ABC
ABD
二、判断题
1.√ 2.√ 3.√ 4.√ 5.√
6.× 7.√ 8.× 9.√ 10.√
三、填空题
1.OC 电源 负载
2.集电极开路门 线与
3.饱和区 转折区 线性区 截止区
4.CT4000 低功耗肖特基
课后习题
一、填空题
1. CMOS逻辑门是 单 极型门电路,而TTL逻辑门是 双极型门电路。
2. 与TTL电路相比,CMOS电路具有功耗 低 ,结构更为 简单 ,便于 大规模 集成等优点。
二、选择正确答案填空
1. 将CMOS或非门作如图2.1所示连接,其输出F= b
a. F=1; b. F=0; c.
2. 用OD门(或OC)实现函数,应采用如图2.2中所示的 a 图的电路。
3. 三输入与非门,在X1、X2、X3波形确定如图2.3所示情况下,其输出波形为 b 。
三、判断下列说法是否正确(用√或×号表示)
1. 图2.4所示电路的输出F=0。( × )
2. 图2.5所示电路的输出 ( × )
3. 图2.6所示电路的输出 ( √ )
四、问答题
1. 在CMOS电路中有时采用图2.7(a)~(d)所示的扩展功能用法,试分析各图的逻辑功能,写出Y1~Y4的逻辑式。已知电源电压VDD=10V,二极管的正向导通压降为0.7V。
[解]
(a) (b)
(c) (d)
2. 上题中使用的扩展方法能否用于TTL门电路?试说明理由。
[解] 不能用于TTL电路。
在图(a)电路中,当C、D、E任何一个为低电平时,分立器件与门的输出将高于TTL与非门的值,相当于TTL电路的逻辑1状态,分立器件的与门已不能实现与的逻辑功能了。
同理,图(d)电路也不能于用TTL电路;
在图(b)电路中,当C、D、E均
文档评论(0)