数字频率计设计(cpld+vhdl编程) 学位论文.docVIP

  • 0
  • 0
  • 约 39页
  • 2017-02-05 发布于辽宁
  • 举报

数字频率计设计(cpld+vhdl编程) 学位论文.doc

数字频率计的研究 Digital frequency of research 学 生: 专 业:电子信息工程 班级 学号: 指导 教师: 学 院: 电子信息工程 摘 要 本设计采用的数字频率计是专门用于测量信号频率的装置,并用十进制显示,它具有测量迅速、精度高、技术方便等优点。它不仅可以测量正弦波、方波和尖脉冲信号的频率,而且还能对其它多种物理量进行测量。系统用MSC—51单片机作为控制核心,门控信号由定时计数器产生,但由于单片机的技术频率有采用限,所以需要高频信号进行硬件分频处理,AT89C51完成运算、控制及显示功能;为克服通用数字电路集成度低、电路安装布局不便的缺点,采用CPLD完成逻辑处理功能,使电路大为简化;用模拟输入通道实现信号的自动增益控制计较宽的测频范围 关键词: CPLD 频率计 AT89C51 VHDL MSC—51 ABSTRACT Digital frequency meter is used to measure the signal frequency devices, and decimal number display. Digital frequency is a kind of traditional measuring instrument, wi

文档评论(0)

1亿VIP精品文档

相关文档