基于FPGA的超高速数据采集传输系统的设计与实现.docVIP

基于FPGA的超高速数据采集传输系统的设计与实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的超高速数据采集传输系统的设计与实现.doc

基于FPGA的超高速数据采集传输系统的设计与实现   摘 要:介绍了基于软件无线电的设计思想,采用FPGA与12合1光纤模块来实现高速宽带数字采集传输系统的设计,详细阐述了该系统的实现方法、注意事项以及主要的指标测试。实践证明该系统可以很好的运用于通信、雷达系统以及电子测量等领域。   关键词:ADC ;FPGA;12合一光纤模块;高速采集   DOI:10.16640/j.cnki.37-1222/t.2016.13.143   1 引言   随着国防、电子通信以及测量等领域的发展,信号速度越来越快,系统处理的信号带宽越来越宽,对接收机的要求也越来越高。软件无线电的设计思想是尽量减少接收链路中模拟环节(如混频、滤波等),将天线感应的射频模拟信号直接进行数字化,该思想是实现宽带接收机主要途径之一。鉴于目前宽带天线、ADC等技术的发展,实现一个理想的软件无线电平台的条件还不具备,但基于中频数字信号处理的中频收发技术已相当成熟。因此可采用软件无线电的中频接收技术,减少前端的模拟环节,要尽可能多地用软件处理来实现回波信号的接收[1]。下面就主要介绍基于软件无线电思想采用FPGA技术的超宽带数字接收机的工作原理和设计方法。   2 系统设计原理   在雷达系统中,数字采集模块将雷达回波信号进行模数变换、处理,按照要求的接口形式以及传输协议实现数据输出。在本系统中采用软件无线电的思想来完成数字采集系统的设计,因此对回波数据采集处理传输都提出很高的要求。系统中采用高速ADC、高端FPGA以及高速光纤模块为硬件平台来实现数据的采集传输。   2.1 器件选型考虑   波该系统硬件电路设计以FPGA为核心的,为了保证处理速度和逻辑单元的容量采用Xilinx 公司Virtex-7系列FPGA XC7V485TFHG1761。XC7V485TFHG1761拥有37,080个RAM资源、2800个25×18的乘法器和485,560个逻辑资源,且通道数据率达10Gbps以上的Transceiver数量达56个,其工作速度快,资源丰富,可以在内部进行包括数字下变频、中频滤波、数据融合等处理运算,然后利用内部高速Transceiver以及光纤模块来进行数据传输,可以满足海量数据传输的要求。ADC选用在四通道模式下单通道最高采样率可达1.25Gsps,单通道模式下最高采样率可达5Gsps的e2v公司EV10AQ190 。   2.2 时钟管理模块   采样为了保证雷达回波数据的一致性,就要实现8个通道的同步采样,因此两个ADC要使用同相时钟采样。输入的采样时钟信号经过时钟芯片ADCLK925做1:2扇出处理,然后再传送至两片ADC,两个时钟的最大时延为10ps[2]。采用具有锁相、分频、倍频、移相等功能的时钟管理芯片AD9516来产生光纤数据发送的参考时钟,然后采用时钟扇出芯片进行1:12扇出给FPGA。同时还可对该时钟进行调整,满足不同系统数据输出需求。   2.3 高速数据传输   本系统中雷达回波中频信号的带宽为400MHz,中频为900MHz,根据带通采样定律,中频信号频率fo和采样频率fs满足的关系,则此时的正交变换的乘法运算简单。因此可确定数字接收机以1200MHz采样率对中频信号进行量化,并以LVDS电平传输给FPGA。单板总的数据量为8(通道)×2(I/Q)×0.6GHz(采样率)×8bits(位宽),经过8b/10b编码后,总的数据量为96Gbps。   2.4 电路设计注意事项   高速电路板级设计时要避免产生信号完整性以及电源完整性等问题。 因此在设计中要有如下的注意事项:   首先布局时要考虑模数电路分开,PCB叠层要对称设计,防止电路板翘曲;走线时的优先考虑时钟线,要尽可能的短,同时可采用包地处理;ADC与FPGA之间的数据传输线采用LVDS差分线,走线时要保证每一对都要等长、等间距,同时80对信号线长度要尽量保持一致,误差控制在±3mm以内,使高速信号传输路径的阻抗尽量保持连续,减小信号畸变和反射[3];FPGA与光模块之间的数据线同样有此要求,并且尽量不要走过孔。如果不能避免的话,过孔尽量用小直径的孔,同时在层叠安排上以Stub 最短为原则。在外部电源输入端以及内部每个电源芯片输出端加EMI滤波器,抑制尖峰干扰,减小电源纹波。   再次要进行电源完整性和信号完整性仿真。对板级系统电路关键信号线进行信号完整性仿真,减小线间串扰,提高隔离度;同时对关键信号传输线进行眼图仿真,注意阻抗匹配,减小传输的误码率;对PCB进行电源完整性仿真,通过在合适的位置加恰当容值的去耦电容,来降低电源和地平面上的目标阻抗,尽可能不要将关键的器件和走线放在谐振较大的区域。同时要考虑电磁兼容,系统外结构要进行适当

文档评论(0)

lmother_lt + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档