- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电路》复习题部分答案
一、填空题 20分
1、逻辑分析、逻辑设计的概念
2、数字电路的分类、研究方法
3、逻辑函数的表示有四种:逻辑电路图、???其中后三种之间可以相互转换。
逻辑变量和函数只有 两种取值,而且它们只是表示两种不同的逻辑状态。逻辑代数有 ? 三种基本运算。
4、逻辑代数的定理、规则的应用(例:求反函数)
5、最小/大项的性质
6、由真值表写出函数表达式
7、什么是功能模块,小规模中规模设计追求的目标
8、中规模器件(编码器,译码器,比较器,选择器,加法器的(1)逻辑功能(2)输入/出的数量关系
9、触发器的稳态的互补性,分类,特性方程
10、时序电路的组成,特点,分类
11、构造一个模N的计数器需要?状态,需要?触发器
12、代码的转化,例 ( )8421=( )10=( )2
12、PLD常识概念(PLD PLA PAL GAL 及基本结构)
二、利用真值表证明函数相等(或函数化简) 10分
三、分析题 30分
1、分析组合电路
2、时序电路 例题
四、设计题目 40分
1、用门电路设计实现组合电路(15分)
2、用3-8译码器(输出低电平有效)/选择器设计实现
(10分)
①三输入表决电路 ②全加器/全减器
③两位数比较器电路 ④优先权判断电路
3、时序电路的分析设计(15分)
分析设计可满足给定的时序波形图要求的时序电路
模拟题
一、填空题
1、对现成的数字电路,研究它的逻辑功能称为 逻辑分析 ;
而 设计它的逻辑电路 称为逻辑设计。
2、数字逻辑电路可分为 组合逻辑电路 和 时序逻辑电路 两大类。
3、表示逻辑函数的方法有四种 逻辑代数 、 真值表 、卡诺图 和逻辑图,前三者各有特点,适应于不同的场合,它们之间存在内在的联系,可相互转换。
4、逻辑变量和函数只有 “0”或“1” 两种取值,而且它们只是表示两种不同的逻辑状态。
5、逻辑代数有 与运算 、 或运算 和 非运算 三种基本运算。
6、相同变量构成的最小项mi和最大项Mi,应满足mi.Mi= 0 ,Mi+mi= 1 。
7、1983=( 0001100110000011 )8421码
(1100110)B=( 1010101 )Gray
8、使用小规模集成电路的逻辑设计,其设计目标追求的是 所用的门电路越少越好 。,其反函数为。
12、若逻辑函数F(A,B,C)=∑m(1,2,4,6) , G(A,B,C)=∑m(0,1,2,3,4,5,7),则F和G相与的结果为 。
13、函数的最简与或式为 AB+C+D 。
时序电路是由组合电路和 存储电路 两部分组成,并形成 反馈回0路 ,它是一种在任何时刻输出不仅取决于该电路的 当前输入 ,而且还与电路的 原来的状态(过去的输入序列)有关的逻辑电路。
时序电路按输出特性可分为 Mealy 型和 Moore 型。
15、每个触发器可记录 一 位二进制码,因为它有 两 个稳态。
16、T触发器特性方程是 。
17、实现三个两位二进制数相乘的组合电路,应有 八 个输出函数。
18、一个二进制编码若需要对12个输入信号进行编码,则采用 四 位二进制代码。
19、要判断两个二进制数的大小或相等,可用 数值比较器 电路实现。
20、能从多个输入端中选用一路作为输出的电路是 数据选择器 。
21、变量输入译码器,其译码输出信号最多应有 个。
22、构造一个模10的同步计数器需要 10 个状态,至少需要 4 个触发器。
二、列真值表,说明下面F1和F2的关系
F1=AB⊕C F1=
F2=AB+C F2= (A+B+C)
三、利用卡诺图将下列函数化简为最简的“与或”及“或与”表达式形式。
1、
2、F(A,B,C,D)=∑m4(0,2,7,13,15)+ ∑d4(1,3,4,5,6,8,10)
四、分析电路的逻辑功能。
1、分析组合电路的逻辑功能
例:
2、分析下面的同步时序电路图,要求画出状态转换图及时序波形图。
五、分析、设计题
1、设计一个三输入的“多数表决电路”,要求用适当的门电路设计最简得逻辑电路。
2、设计一个三输入的“优先权判断电路”,要求用适当的门电路设计最简得逻辑电路。
3、设计一位二进制数的全加器/全减器。
4、设计一个组合逻辑电路,该电路输入端接
文档评论(0)