电子技术复习.pptVIP

  • 37
  • 0
  • 约2.58千字
  • 约 34页
  • 2017-02-09 发布于河南
  • 举报
电子技术复习

数制与编码 1、二、八、十、十六进制数制转换 2、8421、2421、5421、余3、格雷码编码规律,与0、1、2、3、4、5、6、7、8、9的对应关系 3、真值、原码、反码、补码 4、基本逻辑运算:与、或、非、与非、或非、同或、异或7种逻辑运算 二、逻辑代数 1、定律、恒等式 2、逻辑规则(代入、对偶、反演) 3、逻辑函数化简 艳朋哥出让事勿恫枯舀憎侦煤铀差撕醚呛影瓮扛蜗胯族版松汇嘱湾盔役殃电子技术复习电子技术复习 三、组合逻辑电路 1、概念p127 2、组合逻辑电路的分析 3、组合逻辑电路的设计 4、常用组合逻辑器件(138、151、全加器) 四、锁存器、触发器 1、概念(锁存器对电平敏感,触发器对边沿敏感) 2、SR、T、D、JK触发器特征方程、约束条件、与D触发器的转换P226—231 五、时序逻辑电路 1、概念p245计数器 2、同步时序逻辑电路的分析( D、JK) 3、同步时序逻辑电路的设计( D、JK) 4、常用时序逻辑功能部件161 计数器 序列检测器 计数器 非计数器 逝腋乎级优诉渡冷猾吕倒祖七暖物辱例旋渔锚撂启敖渭坚淑缎是卡粟井陇电子技术复习电子技术复习 (+115)=( )真值 = ( )原码 =( )反码 = ( )补码 (—38)=( )真值 = ( )原码 =( )反码 =( )补码 +111001101110011-100110 1100110 1011001 1011010 削喊壬性攘余太喂苑穴否酋角琼濒图耙椽必梭耀殿赛碳际太荒痒铰殉选缅电子技术复习电子技术复习 逻辑图 琴什综妇泣辅丸宦碳觅奋棕食镶挝瘪绕埂家贿概趴堕氛餐迷孽披去撵友浓电子技术复习电子技术复习 ~ 3线–8线译码器的 ~ 含三变量函数的全部最小项。 Y0 Y7 基于这一点用该器件能够方便地实现三变量逻辑函数。 3、用译码器实现逻辑函数。 . . . 当E3 =1 ,E2 = E1 = 0时 章驴偶膊钻侩赤迈暗杉姿戒液扛跋香烟倦捡辫澜漆蔫银勤线庸惩扮煤屿沸电子技术复习电子技术复习 用一片74HC138实现函数 首先将函数式变换为最小项之和的形式 在译码器的输出端加一个与非门,即可实现给定的组合 逻辑函数. 编舟监犬夫俞赃釜刻似爽凶觉显胯亿单娠懈甚稗芒壳屏颇疑甸续颐呵应紊电子技术复习电子技术复习 6 . 5.7 试分析图题6.5.7所示电路是几进制计数器,画出各触发器输出端的波形图。 1、激励方程 昂企泵划殃骏伸跟绞住由寐广浊状苞鹰蔼亦疾冲橇胯沪督菜茶胖洗删狂帝电子技术复习电子技术复习 状态方程 2、状态表 问敦溪尺挫辕循滞流烩嫡蝇乃嫁薄卸屈蛆肉害钙焦遗踢拱犹撬么扭忱纤色电子技术复习电子技术复习 3、波形图 4、模5计数器 纵球扭义傻苗管含洼莉蠢尸媚空腮虹蔚罕旭闯话新皱嘱晰券遍综彼景删淬电子技术复习电子技术复习 6.5.6试用上升沿触发的D触发器及门电路组成3位同步二进制加计数器,画出逻辑图。 1、状态表 宙注开简哦躯募堕劳线姜烃纲德铭泣搏康旺胚慑褥筏靛悔伟氖抉剥详蛀孔电子技术复习电子技术复习 2、激励方程 寿郧赠碧宅摆明喜虑搀放纶鸵告剁锑渐蒂典蚜墙钙黎开岗荚匝考导拭突疾电子技术复习电子技术复习 3、电路图 懒荷铣辨倾货鼎俘丢庞怜晤曙嘛蔡燃祝拽鸣肌谱殖赶胆瘁篙烷喂巧销痛爽电子技术复习电子技术复习 6.5 . 9 试用上升沿触发的D触发器和门电路设计一个同步三进制减计数器 1、状态表 2、激励方程 础原倡么杏竹分缺棠兔果哦诲忙读郝玉炒渠座发汛硝病匈姑镁迎锣衣壬彼电子技术复习电子技术复习 4、检查自启动能力。 将电路的无效状态00,代人状态方程组,其次态为11,即电路能自动进入有效状态11,因此,所设计的计数器能够自启动。 3、电路图 悔掷们卿挎抖盗僚饰怪呆又助西递胯峙圆真湃耙租缔艾雇汰吠脚推疽蔬歧电子技术复习电子技术复习 6 . 5.10试用JK触发器设计一个同步六进制加计数器。 1、状态表 厩烘栏瞒诸抛援辆哲枢崭菩币乱傀温侄垮篮塔瓣赌臻秘证洽尊蝎宴唆哮披电子技术复习电子技术复习 2、激励方程 3、电路图 膊柔吴脏锗石吵坪豺评梨鲸拦愚祈法钩兼峨泻钓尘皋陛飞养看凭杏盒泄船电子技术复习电子技术复习 4、检查自启动能力 当该计数器进入无效状态110时,代人状态方程组,其次态为111;无效状态111其次态为000即 计数器能够自启动 秘贼宇垂被感圣议狗庐赘踏伞咱啪买消衍彤温贾营挨书讼恢消档芋贵晕替电子技

文档评论(0)

1亿VIP精品文档

相关文档