- 2
- 0
- 约1.87千字
- 约 9页
- 2017-02-10 发布于湖北
- 举报
2015全国大学生电子设计竞赛重庆赛区(编号190)
2015年全国大学生电子设计竞赛
数字频率计(F题)
【本科组】
时间:2015年月日
方案二:利用FPGA先对高频信号进行计数处理,再将结果传送到STM32进行分析计算处理,由于数字电路相对于处理高频信号的优越性,能够大大地提高精度。
考虑到题目要求满足100MHz信号频率的测量,方案一STM32不能满足题目所需的要求,故选择
图2-1 系统总体框图
系统理论分析与计算
测量100M高频信号,考虑到芯片要有很高的压摆率和增益带宽积,保证信号放大不失真,经过筛选,选择OPA847作为放大器芯片,其压摆率为950?V/us,增益带宽积为3.9GHz,满足设计所需。
当输入信号有效值为10mv,由压摆率计算最大不失真频率:
时,最高放大倍数:
满足需求。电路与程序设计
.1硬件电路的设计
4.1.1 放大整形电路设计
如图4-1、4-2所示,本设计采用OPA847对信号进行两级放大,前后级分别放大7倍;输入端使用二极管1N60进行限幅,保证输入电压在250mV以下,避免了在固定增益下,大信号经过放大后,发生饱和,输出漂移到正电源轨上,导致信号失真。前级放大后再次使用1N60进行限幅,信号经后级放大后输入由TLV3501构成的整形模块进行整形,输出到后级电路中。
为了保证精度要求,将放大电路和比
原创力文档

文档评论(0)