- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
quartusmodelsim时序分析非常好图文式指导
一、准备工作
首先需要EDA综合工具生成用于功能或时序仿真的网表文件(VHDL为.vho,Verilog为.vo),以及使用EDA仿真工具进行时序仿真时所需要的包含时序延时信息的标准延时格式输出文件(.sdo)。
这里我们以EDA工具为ALTERA的Quartus?II?9.0为例,使用Verilog?DHL,讲解如何使用Quartus?II?9.0生成ModelSim?6.2b时序仿真所需的.vo及.sdo文件。这里我们先使用EDA工具对工程进行综合,综合通过后进行如下操作。
1、设置仿真工具的路径。
设置用户存放ModelSim的路径,选择菜单栏的Tools--Options,如下图所示:
在Options窗口下,选择左栏Category下的General--EDA?Tools?Options,则右栏出现相应的仿真工具。我们选择ModelSim,并设置路径(该路径为用户存放ModelSim的路径),完成后单击OK。如下图所示:
2、设置生成文件存放的位置。
选择菜单栏的Assignments--EDA?Tools?Settings,如下图所示:
此时我们进入相应的状态栏,选择左栏Category下的EDA?Tools?Options--Simulation,在Tool?name选择ModelSim,其他Format?for?output?netlist选择Verilog,其它使用默认参数。完成后单击OK。如下如所示:
至此,再次进行综合,在工程路径下的simulation/modelsim将生成后仿真(也称时序仿真)所需的网表文件(.vo)及延时文件(.sdo)。
二、ModelSim进行时序仿真
1、打开ModelSim,修改存放编译后库文件的位置。
选择菜单栏File--Change?Directory,如下图所示。第一次需要编译,以后只需要调用该库文件就行,不需要重新编译(前提是使用该库支持,后面将介绍我们编译的库支持资源)。
2、建立库文件。
在Workspace窗口中Library的空白处单击鼠标的右键,选择New--Library,如下图所示:
3、输入相应的库文件名字。
在Library?Name输入库文件的名字,用户可自由输入,这里我们输入sim,并选择a?new?library?and?a?logical?mapping?to?it,单击OK,如下图所示:
4、开始编译EDA工具的资源。
在Workspace选择用户之前建立的库文件(我们选择sim),并选择菜单栏的Compile--Compile,如下图所示:
5、选择需编译资源的目录。
由于我们使用的是ALTERA的资源,EDA工具为Quartus。选择Quartus安装目录下的quartus--eda--sim_lib。如下图所示:
6、选择相应的器件及使用语言。
文件名:我们可以选择部分需要的器件,也可以选择全部器件的资源,这里我们选择全部器件的资源,日后用户无论使用什么器件都只需要调用该文件就行,不需要重新编译,若用户使用的器件资源,在本次编译中没有编译,则需重新选择器件资源进行编译。
文件类型:选择用户编译的语言,可以使Verilog?HDL或者VHDL,同器件资源选择一样,日后若是同一种语言,不需要重新编译库文件,调用该库文件就行。这里我们选择Verilog?Files。
确定文件名跟文件类型后,点击Compile进行编译。如下图所示:
7、建立工程并添加文件。
编译完成后,建立工程并添加网表(以Verilog为例.vo)及激励文件(以Verilog为例.v),并选择菜单栏的Simulate--Start?Simulation。这里我们以倍频时钟为例,如下图所示:
8、选择激励。
在Start?Simulation窗口中选择激励,准备仿真。在Design--work目录下,如下图所示:
9、添加库文件。
在Start?Simulation窗口中选择Libraries,单击Add,添加我们之前编译的库文件(我们选择sim),单击OK,如下图所示:
10、添加延时文件。
在Start?Simulation窗口中选择SDF,选择包含延时信息的文件(.sdo),在Browse选择路径,在Apply?to?Region输入实例化的名字(.v及.sdo都是由EDA工具生成)。完成后单击OK进行仿真。如下图所示:
10、仿真结果。
从wave中可以看到波形图,仿真结果包含延时信息。
下载地址:/my/uploads
您可能关注的文档
最近下载
- 实验室2025年度生物安全培训计划.docx VIP
- 邮轮港口及旅游资源李肖楠50课件.pptx VIP
- 现场作业人员管理.pptx VIP
- nt1100逆变器技术资料.doc VIP
- 中国梦知识竞赛试题及答案.pdf VIP
- 律师事务所服务质量反馈制度.docx VIP
- 人教pep五年级上册unit4-What-can-you-do-单元整体作业设计.docx VIP
- 西师大版六年级上册数学全册教案(教学设计).doc VIP
- DB5206_T28—2018_梵净山茶叶冲泡品饮指南_铜仁市 .docx VIP
- DB37_T5110-2018:城市地下综合管廊工程施工及验收规范.pdf VIP
文档评论(0)