微机存储器系统要素.pptVIP

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
主板上的内存插槽 内存插槽用于插入内存条,主板所支持的内存的种类和容量由内存插槽决定。 ????????????????????????????????????????????????????????????????????????????????????????????????????????????? 168针SDRAM SIMM插槽 184针DDR DIMM插槽 240针DDR2 DIMM插槽 4.3 微型计算机中存储器的系统组成 这是本章的重点内容 SRAM、EPROM与CPU的连接 译码方法同样适合I/O端口 4.3.1 存储器芯片与CPU连接 存储芯片的数据线 存储芯片的地址线 存储芯片的片选端 存储芯片的读写控制线 存储芯片数据线的处理 若芯片的数据线正好8根: 一次可从芯片中访问到8位数据 全部数据线与系统的8位数据总线相连 若芯片的数据线不足8根: 一次不能从一个芯片中访问到8位数据 利用多个芯片扩充数据位——简称“位扩充” 位扩充 2114 (1) A9~A0 I/O4~I/O1 片选 D3~D0 D7~D4 A9~A0 2114 (2) A9~A0 I/O4~I/O1 CE CE 多个位扩充的存储芯片的数据线连接于系统数据总线的不同位数 其它连接都一样 这些芯片应被看作是一个整体 存储芯片地址线的连接 芯片的地址线通常应全部与系统的低位地址总线相连 寻址时,这部分地址的译码是在存储芯片内完成的,称为“片内译码” 000H 001H 002H … 3FDH 3FEH 3FFH 全0 全1 00…00 00…01 00…10 … 11…01 11…10 11…11 范围(16进制) A9~A0 存储芯片片选端的译码 由于存储器芯片的容量是有限的,微机中存储器的总容量一般远大于单个存储器芯片的容量,因此,存储器往往由多片存储器芯片组成。 在CPU与存储器芯片之间必须设有片选择译码电路,一般由CPU的高位地址译码产生片选,而低位地址送给存储器芯片的地址输入端,以提供存储芯片内部的行、列地址 。 存储芯片片选端的译码 存储系统常需利用多个存储芯片扩充容量,也就是扩充了存储器地址范围 进行“地址扩充”,需要利用存储芯片的片选端对多个存储芯片(组)进行寻址 这个寻址方法,主要通过将存储芯片的片选端与系统的高位地址线相连来实现 这种扩充简称为“地址扩充”或“字扩充” 地址扩充(字扩充) 片选端 D7~D0 A19~A10 A9~A0 (2) A9~A0 D7~D0 CE (1) A9~A0 D7~D0 CE 译码器 0000000001 0000000000 4.3.2 8086微机存储器系统 8086存储器空间 8086系统有20根地址线,16根数据线,寻址空间为1MB 8086CPU的存储器组织采用2体结构,把1MB存储器分为2个512KB的存储体,即分为偶地址体与奇地址体(简称偶体和奇体)各512KB,仅当A0=0时,访问偶体中一个字节;仅当BHE=0时,访问奇体中一个字节,当二者均为0时,访问偶地址起始的一个字。 偶地址数据由数据线低8位传送 奇地址数据由数据线高8位传送 奇、偶地址数据存取分别由BHE和A0控制(见下表) 8086存储器空间 BHE A0 操作 所用总线 0 0 从偶地址读/写一个字 D15~D0 1 0 从偶地址读/写一个字节 D7~D0 0 1 从奇地址读/写一个字节 D15~D8 从奇地址读/写一个字 0 1 读/写低字节 D15~D8 1 0 读/写高字节 D7~D0 MEMR MEMW M/IO RD WR 存储器读命令 存储器写命令 存储器连接的控制信号 8086系统存储器连接举例 例:由2片62256(32K×8 RAM)组成64K×8 RAM的8086微机存储器系统,试给出硬件电路连接图。 (1)控制奇偶片的写使能 WE 地址信号A0~A19和BHE是8086 CPU经锁存器8282或74LS373锁存后产生的信号 数据总线D0~D15是8086 CPU的AD0~AD15经8286或74LS245缓冲后产生的信号 MEMR和MEMW在最小模式下由8086 CPU的M/IO和RD、WR信号产生,在最大模式下由8288产生。 8086系统存储器连接举例 IC0为偶地址存储器,其数据由数据总线低8位传送。IC1为奇地址存储器,其数据由数据总线高8位传送。由A0和BHE控制写信号实现奇偶地址写操作。 A16~A19由74LS138译码选中存储器 三种情况 mov [2000h], al ;从偶地址开始写一个字节 mov [2000h], ax ;从偶地址开始写一个字 mov [2001h], ax ;从奇地址

文档评论(0)

奇缘之旅 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档