基于QUARTUSII图形输入电路的设计.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于QUARTUSII图形输入电路的设计

基于 QUARTUSII 图形输入电路的设计 一、 实验目的 1、通过一个简单的 3—8 译码器的设计,掌握组合逻辑电路的设计方法。 2、初步了解 QUARTUSII 原理图输入设计的全过程。 3、掌握组合逻辑电路的静态测试方法。 二、 实验原理 3-8 译码器三输入,八输出。当输入信号按二进制方式的表示值为 N 时, 输出端标号为 N 的输出端输出高电平表示有信号产生,而其它则为低电平表示 无信号产生。因为三个输入端能产生的组合状态有八种,所以输出端在每种组 合中仅有一位为高电平的情况下,能表示所有的输入组合。其真值表如表 1-1 所示 三、 实验内容 在本实验中,用三个拨动开关来表示三八译码器的三个输入(A、B、C) ;用 八个 LED 来表示三八译码器的八个输出(D0-D7) 。通过输入不同的值来观察输入 的结果与三八译码器的真值表(表 1-1)是否一致。实验箱中的拨动开关与 FPGA 的接口电路如下图 1-1 所示,当开关闭合(拨动开关的档位在下方)时其输出为 低电平,反之输出高电平。其电路与 FPGA 的管脚连接如表 1-2 所示 LED 灯与 FPGA 的接口电路如图 1-2 所示,当 FPGA 与其对应的端口为高电平 LED 就会发光,反之 LED 灯灭。其与 FPGA 对应的管脚连接如表 1-3 所示。 四、 实验步骤 下面将通过这个实验,向读者介绍 QUARTUSII 的项目文件的生成、编译、管脚 分配以及时序仿真等的操作过程。 建立工程文件 建立图形设计文件 对设计文件进行编译 管脚分配 对设计文件进行仿真 从设计文件到目标器件的加载 五、实验现象与结果 文件加载到目标器件后,拨动拨动开关,LED灯会按表 1-1所示的真值表对 应的点亮。 六 实验总结 通过该实验第一次接触了QUARTUSII软件,实验一主要是熟悉了该软件的使用方法学习如何对管教进行分配,如何对程序进行加载仿真。在实验中遇到很多的问题,首先就是对软件的不熟悉,一开始时不知道如何使用软件,在实验过程中通过老师的指导和自己的尝试基本上完成了实验要求。

文档评论(0)

haocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档