基于PCI总线的塔康视频信号产生电路设计.docVIP

基于PCI总线的塔康视频信号产生电路设计.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于PCI总线的塔康视频信号产生电路设计

基于PCI总线的塔康视频信号产生电路设计 PCI总线具有支持多种外围设备、独立于处理器、数据传输快等优点,已经应用于PC机,工控机等多种场合,如数据采集卡,IO控制卡、总线卡等都采用了PCI总线结构。在某综合测试系统设计时,为提高系统集成化、模块化的要求,设计研制了基于的塔康(TACAN)产生板卡。 1 系统组成及设计要求 该系统主要由电源、PCI接口、FPGA逻 辑、DSP、D/A转换等电路组成。其中,电源电路为整个电路板提供电源,PCI接口电路提供PC机和电路板进行信息交互的通道,FPGA负责整个电路系 统的逻辑,DSP电路负责整个电路系统的数据运算,D/A转换电路将DSP产生的包络数据转化为模拟信号。塔康视频信号产生电路的系统结构如图1所示。 塔康视频信号产生电路的工作流程为:PC通 过PCI接口电路发送控制指令,FPGA通过PCI9054器件接收控制指令并把指令信息传递DSP,DSP接收到指令信息后,产生相应操作,D/A转换 电路将DSP产生的包络数据转化为模拟信号传递出来。塔康视频信号产生电路将产生符合要求的正弦包络信号和基准信号。其中,正弦包络信号主要包含15 Hz正弦包络信号和135 Hz正弦包络信号,其函数式为: 式中,f=15 Hz,A0为直流成分,A1、A2分别为15 Hz正弦包络和135 Hz正弦包络的幅度。同时,系统在产生15 Hz正弦包络时还可以产生主基准脉冲群,在产生135 Hz正弦包络时产生辅助基准脉冲群。通过基准脉冲群信号和正弦包络的正斜率过零点之间的时间间隔在正弦包络总时间中占有的比例关系,可确定方位信息。 结合某型塔康的测试需求,该系统的具体设计要求是:15 Hz和135 Hz正弦包络的信号深度均可调,幅度调整的范围都是O~40%,最小调整间隔为1%:15 Hz正弦包络和135Hz正弦包络的幅度之和在总包络的幅度所占大小不超过40%;15 Hz正弦包络的相位在0°~359.9°内可调整,最小调整间隔是0.1°,135 Hz正弦包络的相位在0°~39.9°内可调整,最小调整间隔也是0.1°。 2 系统硬件电路设计 2.1 电源电路 电源电路的主要功能是为整个电路板系统提供电源。电源电路从PCI插槽中取用3.3 V和5 V电源,通过电压转换器LDlll7S18和LDlll7 S12可分别得到1.8 V和1.2 V电压,供不同的器件使用。 2.2 PCI接口电路 PCI接口电路的主要功能是提供PC和塔康视频信号产生电路进行信息交互的通道。选用PLX公司的PCI9054器件,该器件符合PCI本地总线规 范 2.2版,突发传输速率可达到132 MB/s,本地总线支持复用/非复用的32位地址/数据,支持主模式、从模式以及DMA传输方式。该器件可靠性高,易于开发,满足系统的要求。 PCI9054通过引导EEPROM进行配置,其与串行EEPROM(IDT70261)的接口电路如图2所示。PCI9054提供4个引脚与串行 IDT70261相连接,它们分别是EEDI,EEDO,EESK,EECS,对应于IDT70261的DI,D0,SK,CS等4个引脚。在上电复位 时,PCI9054会通过EEPROM中引导并对寄存器进行配置,完成命令控制和地址映射。 PCI9054局部总线的接口与DSP不完全兼容,需要通过FPGA实现数据的传输。因此在FPGA内部构建一个双口RAM,PCI9054的局部 数据线LD[15..0]、局部地址线LA[14..0]与FPGA直接相连,同时PCI9054的局部控制线也与FPGA直接相连,如图2所示。 2.3 FPGA逻辑电路 FPGA电路的功能是负责整个电路系统逻 辑。这里选用ALTERA公司的EP2C8器件,该器件具有8 256个逻辑单元,内嵌36个M4K RAM块,最大支持128个用户IO引脚资源,完全满足设计需要。EP2C8配置了2个下载口:JTAG调试接口和AS模式下载口,其中AS模式使用串行 配置器件EPC-S4,存储容量为4 Mbit。 2.4 DSP电路 DSP电路是整个电路系统的数据运算单元。选用TI公司的TMS320VC5416型DSP,其内嵌128 K×16 bit的RAM和16 K×16 bit的ROM,以及1个40 bit的算术逻辑单元,其主频可达到160 MHz,满足设计需要。 DSP作为数据运算中心,需要将运算后的数据传递给FPGA,由FPGA进行相关操作。因此,DSP的数据线A[15:0]、地址线 D[15:0],其他控制线等与FPGA直接相连,同时DSP通过JTAG口下载程序。DSP接口电路如图3所示。 2.5 D/A转换电路 D/A转换电路的功能是将DSP产生的包络数据转化为模拟信号。选用ADI公司的12 bit并行高速D/A转换器AD97

文档评论(0)

liudao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档