高频电子线路实验3.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高频电子线路实验3

3.7 直接数字频率合成器 3.7.1 实验目的 (1)通过实验进一步加深理解DDS的基本工作原理。 (2)通过实验熟悉其编程原理。 3.7.2实验原理及电路 3.7.2.1 DDS简介 直接数字频率合成(Direct Digital Synthesizer)简称DDS,是继直接频率合成和间接频率合成之后发展起来的第三代频率合成技术。由于它具有相对带宽很宽、频率转换时间很短、频率分辨率很高、便于集成以及频率、相位和幅度均可控制等优点,被广泛应用于雷达、电子对抗等军事通信系统和移动通信中,特别是在短波调频通信中,信号在较宽的频带上不断变化,并且要求在很小的频率间隔内快速地变换频率和相位。 本实验系统采用的AD7008是AD公司生产的CMOS型的DDS芯片,该芯片功能齐全,性价比高,容易开发,实现的成品性能较好。其相位累加器为32位,频率分辨率可达0.012Hz。频率转换速度和频率间隔、分辨率不相干,频率转换的速率仅受限于器件响应速度的快慢,通常为几十纳秒。由于实现了高度数字化、集成化,输出频率的稳定度达到晶振频率稳定度的数量级。适用于频率调制、相位调制、正交调幅调制和驱动倍频锁相环构成分辨率高、转换速度快的频率合成器等场合。DDS的实际输出最高频率约为时钟频率的l/3,输出频率越高,噪声功率越高。通常在时钟频率f c=50MHz,输出频率f o=5.1MHz的情况下,其最大谐波频率为15.3MHz,幅度低于51.8dB,一般可通过低通滤波器滤除。 3.7.2.2 DDS原理 AD7008能实现全数字编程控制的频率合成,由以下几个部分组成:相位累加器、正弦函数表、D/A转换器、8个寄存器和相关控制逻辑,如图3.8所示。 可编成DDS系统的核心是相位累加器,它由一个加法器和一个N位相位寄存器组成,N一般为24-32位。每来一个外部参考时钟,相位寄存器便以步长M增加。相位寄存器的输出与相位控制字相加后可输入到正弦查询表地址上。正弦查询表包含一个正弦波周期的数字幅度信息,每一个地址对应正强波中0°-360°范围的一个相位点。查询表把输入地址的相位信息映射成正弦波幅度信号,然后驱动一个10位DAC以输出模拟量。 图3.8 AD7008芯片内部结构图 相位寄存器每过2N/M个外部参考时钟后完成一个累加循环,以相位为地址的正弦查询表正好查询并输出完一个周期,从而使整个DDS系统输出一个周期正弦波。输出的正弦波周期To =Tc·2N/M,频率f out=Mfc/2N,Tc、fc分别为外部参考时钟的周期和频率。 AD7008采用32位的相位累加器,将相位累加结果截断成14位(高端14位)输入到正弦查询表,查询表的输出再被截断成10位后输入到DAC,DAC再输出两个互补的电流。DAC满量程输出电流通过一个外接电阻RSET调节,调节关系为ISET=32(1.148/RSET),RSET的典型值为390Ω。 3.7.2.3 接口与控制 单片机与AD7008的接口既可采用并行方式,也可采用串行方式。采用并行方式时,数据或命令通过D0-D7数据总线在WR、CS的控制下,首先写入AD7008的并行寄存器中,并行寄存器为32位,所以分4次写入,高字节在前依次写入。采用串行方式时数据通过SDATA脚在时钟SCLK的控制下逐位移入32位串行移位寄存器(高位在前)。数据或命令写完以后,在LOAD和TCO-TC3的控制下,按表3.3所示将并行寄存器或串行寄存器中的数据转载到功能寄存器。 表3.3 AD7008外部控制逻辑 TC3 TC2 TC1 TC0 LOAD 源寄存器 目的寄存器 × × × × 0 N/A N/A 0 0 × × 1 并行寄存器 命令寄存器 1 0 0 0 1 并行寄存器 频率寄存器0 1 0 0 1 1 并行寄存器 频率寄存器1 1 0 1 0 1 并行寄存器 相位寄存器 1 0 1 1 1 并行寄存器 IQ寄存器 1 1 0 0 1 串行寄存器 频率寄存器0 1 1 0 1 1 串行寄存器 频率寄存器1 1 1 1 0 1 串行寄存器 相位寄存器 1 1 1 1 1 串行寄存器 IQ寄存器 采用串行方式时,不能设置命令寄存器。 所有功能寄存器的复位状态都为零。各功能寄存器的作用如下。 (1)命令寄存器 主要设置并口工作方式,只用32位中的低4位(CRO、CRL CR2、CR3)。其中,CR0=0时,使用8位并行口(DB0-DB7),高8位无效,32位数据分4次写入并行寄存器,高字节在前。CR0=1时,使用16位并行口(DB0-DBl5),32位的数据分2次写入并行寄存器,高字节在前。CR1=0时,正常工作,CR1=1时,进入睡眠状态。CR2=0时,关闭幅度调制功能;CR2=1时,允许AM或QAM调制。CR3=0

文档评论(0)

juhui05 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档