- 1、本文档共49页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5123通信一体化综合实训系统使用指导(:信道仿真部分)
信道仿真 目 录
第一章 信道仿真部分的结构与功能设置 1
1.1. 电路组成 1
1.2. 白噪声发生器模块 3
1.3. 通道模块 8
1.4. A/D模块 11
1.5. FPGA模块 13
1.6. D/A模块 15
1.7. 显示模块 17
1.8. FPGA初始化模块 21
1.9. 信道仿真平台用户界面的使用 24
第二章 恒参白噪声信道 26
实验一 白噪声特性测量 26
第三章 衰落信道模型 29
实验一 瑞利衰落信道特性测试与仿真 29
实验二 莱斯衰落信道特性测量与仿真 33
实验三 二径衰落信道特性测量与仿真 37
实验四 非线性信道、硬限幅信道特性测量 41
附录一:信道仿真平台模式设置 44
第一章 信道仿真部分的结构与功能设置
电路组成
在信道仿真平台中,主要提供了以下几项功能:
高斯白噪声发生器:产生一窄带高斯白噪声。
对常用信道的仿真(电路模拟):如光纤信道、无线衰落信道、非线性信道及硬限幅信道等等。
在电路组成上,主要包括以下几个主要部分:
白噪声发生模块;
通道模块;
A/D模块;
FPGA模块;
D/A模块;
显示控制模块;
FPGA初始化模块。
在平台上具有友好的人机接口界面,学生可以通过键盘和液晶显示器选择相应的工作模式和设置有关参数。
信道仿真平台通过下面几个端口与外部进行连接:
中频入-1(S001,左上方的中频1.5Vp-p到2Vp-p。
中频出-1(B002,左下方的中频1.5Vp-p到2Vp-p。
中频入-2(B001,右上方的中频1.5Vp-p到2Vp-p。
中频出-2(S002,右下方的中频2”输出,输出信号电平正常为1.5Vp-p到2Vp-p。
外部测试信号、地(J003)(位于通道模块下部):为测试信号输入端,用于向信道仿真平台中送入各种测试信号。
在信道仿真平台中,第一输入中频通道与第二输入中频通道的处理方式不完全相同,分别如图1-1、图1-2所示。
图1-1 第一输入中频通道的信号处理流程
图1-2 第二输入中频通道的信号处理流程
对于第一输入中频通道,其中频可以通过下面几种信道类型:
加噪信道;
瑞利衰落信道;
莱斯衰落信道;
二径衰落信道;
非线性信道;
对于其中的类型1通过外部硬件仿真,其它类型信道通过FPGA进行仿真。
对于第二个中频通道,其中频可以通过下面的信道类型:
加噪信道;
在信道仿真平台中,噪声的产生是通过FPGA产生的伪随机码,经外部处理获取,其特性与高斯特性能较好地吻合。
对在实验中所需采用的信道类型,必须通过相应的跳线开关选择相应的通道模式,具体设置方式见附录一。
白噪声发生器模块
周期性m序列的谱特性具有白噪声特性,在白噪声模块中利用这一性质产生一高性能的噪声源。但一般m序列由于状态数有限,产生的信号随机性不强,且分布一般不为高斯分布。为了能产生所需要的白噪声,采用了以下技术措施:
m序噪声特性与其周期长度有关,周期越长,越接近白噪声谱。在FPGA中选用了的长m序列。
并在m序列中加入了一定的扰动技术,使其性能更好。
另外,还采用了高速率驱动时钟(24.480MHz),使产生的噪声谱很宽,而系统中所使用的只截取其频带的一小部分。
采用这些措施后,噪声分布更接近理想噪声,能满足本实验实训系统的要求。
白噪声发生模块电路框图如图1-3所示。
在该模块中信号流程如下:由FPGA输出的24.480MHz的m序列经U103A、U103B缓冲后,经由U104A进行隔离放大。U104B、U105A组成了2MHz的标准四阶Butterworth低通滤波器,这样在TP102上可测得其输出波形。U105B起到输出隔离作用。在后面的电路中,U105B的输出可到达两个电路模块:一是由U106A、U106B组成950KHz到1050KHz的带通滤波器,另一个电路模块是由U107A、U107B组成128KHz的低通滤波器。这样,选择开关K104四个跳线位置从右到左分别对应以下四种信号:
0到2MHz的宽带噪声信号;
950KHZ到1050KHz通带噪声信号;
0Hz到128KHz的窄带噪声信号;
地端(无噪声信号);
可在K104上通过短路器选择不同的噪声信号送入后续电路。
该模块的电原理图见图1-4所示。
在噪声发生模块中,测试点的安排如下:
TP101:FPGA输出的原始m序列;
TP102:经2MHz低通滤波器之后的噪声测试点;
TP103:950—1050KHz带通滤波器的输入信号;
TP104:128KHz低通滤波器的输入信号;
TP105:950—1050KHz通带白噪声信号;
TP106:128KHz窄带噪声信号;
TP107:放大之后的噪声信号(包含三种类型噪声);
在该模块中,跳线器的安排如下:
K
文档评论(0)