- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理复习总结
第一章:计算机系统概论
1、硬件组成:运算器,存储器,控制器,适配器与输入输出设备。
2、冯诺依曼计算机的特点:一、计算机有运算器、控制器、存储器、输入输出设备等五大部件组成。二、在计算机内部、指令和数据均采用二进制表示。三、采用存储程序控制的设计思想。存储程序:事先把编好的程序存入计算机。程序控制:控制器依据存储器中存放的程序控制机器的各部件协调工
3、衡量计算机的指标:吞吐量、响应时间、利用率、处理机字长、总线宽度、存储器容量、存储器带宽、主频/时钟周期、CPU执行时间、CPI、MIPS、MFLOPS P5
第二章:运算方法和运算器
1、定点数: 纯小数:0=|x|=1-2-n 纯整数: 0=|x|=2n-1
浮点数:N=(-1)S*1.M*2E IEE754标准:32浮点数表示格式:S(阶符)第31位、E(阶码)第23-30位、M(尾数)0-22位。
2、正整数原码、补码、反码(符号位0)一样;负整数,符号位1,原码符号位不变,原码取反的反码,反码加1的补码。
3、字符与字符串的表示方法:将符号变成二进制格式的代码,也就是字符信息用数据表示,称为符号数据。字符和二进制对应,如:ASCII码
字符串是指连续的一串字符。通常,它们占用主存中连续的多个字节,每个字节存一个字符。
4、定点加法运算:[x+y]补=[x]补+[y]补 任意两数的补码之和等于该两数之和的补码
定点减法运算:[x-y]补=[x]补+[-y]补 ;[-y]补=[y]补码按位取反后+1
溢出检测: 采用变形补码后,任何整数的符号位都是“0”,即00,任何负数的两个符号位都是1,即11.如果连个树相加后,其结果的符号位出现01(正溢出)或10(负溢出)两种组合时,表示发生溢出。最高符号位永远表示结果的正确符号。
5、乘法除法运算器原理:略。
6、74181ALU: C(n+4) 本片的最后进位输出,Cn,G称为进位发生输出,P称为进位传送输出。
M控制端,M=0进行算数操作,M=1进行逻辑操作;S0-S3四个控制端,有16种状态,因此对正逻辑输入和输出而言,有16种算数运算功能(M=1)和16中逻辑运算功能(M=0 Cn=1)。
7、浮点加法、减法运算:参见P55, 例28
第三章 内部存储器
1、 存储器的分类:(1)存储介质:半导体存储器和磁表面存储器。(2)存取方式:随即存储器和顺序存储器.(3)存储内容可变性:只读存储器ROM和随机读写存储器RAM。(4)信息易失性:易失性存储器:磁性材料做成的存储器都是;不易失性:半导体存储器RAM是。(5)系统中的作用:内部存储器和外部存储器;又可分为主存储器、告诉缓冲存储器、副助存储器、控制存储器。
2、主存贮器的技术指标:存储容量、存取时间、存储周期、存储器宽带。
3、SRAM静态读写存储器:特征是用一个锁存器(触发器)作为存储元。只要直流供电电源一直加载这个记忆电路上,它就无限期地保存记忆的1状态或状态。
DRAM动态读写存储器:存储元是有一个MOS晶体管和电容器组成的记忆电路。其中MOS管作为开关使用,而所存储的信息则又电容器上的电荷量来体现—充满电荷1,没有电荷0.
4、SRAM –-1、存储元 2、地址译码器:单译码和双译码 3、IO电路:片选控制电路和读写控制电路。
5、引脚分类:1、数据引脚-数据总线 2、地址引脚-=log2M 3、控制引脚-控制总线
存储容量:M*N M:存储单元个数,N:每个存储单元的位数
6、(DRAM)刷新周期:1、集中式刷新:DRAM的所有行在每个刷新周期中都被刷新。2、分散式刷新:每一行的刷新出啊如到正常的读写周期中。 如:DRAM有1024行,如果舒心周期为8ms,则每一行必须间隔8ms/1024=7.8微妙进行一次。
7、存储容量的扩充:使用条件:M!=m,N!=n 1、所需芯片数:(M*N)/(m*n)=(M/m)*(N/n) 2、芯片分成M/n组.每组N/n片,组内位扩展,组间字扩展。
8、只读存储器:1、掩模ROM 2、可编程ROM:EPROM光擦除可编程可读存储器,E2PROM电擦除可编程只读存储器。
9、并行存储器:1、双端口存储器:由于同一个存储器具有两组相互独立的读写控制电路。
2、多模块交叉存储器:低位选模块,高位选模块内的地址单元。 P91 例5
交叉:T1=T+(m-1)t; 顺序:T1=mt T1连续取m个字所需时间。T存储周期,t总线传送周期
10、程序的局部性原理:在一个相对短的时间里,CPU总是访问内存中一个相对小,并且连续的存储区域。
11、cache的命中率:Nc:cache完成存取的总次数,Nm:主存完成存取的总次数,h命中率
h=Nc/(Nc+Nm) cache/主存系统的平均访问时
文档评论(0)