Lattice的ISPlever使用教程.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Lattice的ISPlever使用教程

[原创] Lattice的ISPlever使用教程 ispLEVER使用教程 目 录 第一节? ?ispLEVER 简介 第二节? ?ispLEVER开发工具的原理图输入 第三节 设计的编译与仿真 第四节? ?硬件描述语言和原理图混合输入 第五节??ispLEVER工具中VHDL和Verilog语言的设计方法 第六节? ?ispVM System-在系统编程的软件平台 第七节? ?约束条件编辑器(Constraint Editor)的使用方法 附录一??ispLEVER System上机实习题 附录二 ispLEVER软件中文件名后缀及其含义 第 一 节? ?ispLEVER??简 介 ? ? ispLEVER 是Lattice 公司最新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具。ispLEVER软件提供给开发者一个简单而有力的工具,用于设计所有Lattice可编程逻辑产品。软件支持所有Lattice公司的ispLSI 、MACH、ispGDX、ispGAL、GAL器件。ispLEVER工具套件还支持Lattice新的ispXPGATM和ispXPLDTM产品系列,并集成了Lattice ORCA Foundry设计工具的特点和功能。这使得ispLEVER的用户能够设计新的ispXPGA和ispXPLD产品系列,ORCA FPGA/FPSC系列和所有Lattice的业界领先的CPLD产品而不必学习新的设计工具。 软件主要特征: 1.??输入方式 * 原理图输入 * ABEL-HDL输入 * VHDL输入 * Verilog-HDL输入 *??原理图和硬件描述语言混合输入 2. 逻辑模拟 * 功能模拟 * 时序模拟 3. 编译器 * 结构综合、映射、自动布局和布线 4. 支持的器件 * 含有支持ispLSI器件的宏库及MACH器件的宏库、TTL库 * 支持所有ispLSI、MACH、ispGDX、ispGAL、GAL、ORCA FPGA/FPSC、ispXPGA和ispXPLD器件 5. Constraints Editor工具 *??I/O参数设置和引脚分配 6.??ispVM工具 ? ? *??对ISP器件进行编程 软件支持的计算机平台: PC: Windows 98/NT/2000/XP 第二节 ispLEVER开发工具的原理图输入 I. 启动ispLEVER(按Start=Programs=Lattice Semiconductor=ispLEVER Project Navigator) II. 创建一个新的设计项目 A. 选择菜单File。 B. 选择New Project...。 C. 在Create New Project对话框的Project Name栏中,键入项目名d:\user\demo.syn。在Project type栏中选择Schematic/ABEL(ispLEVER软件支持Schematic/ABEL、Schematic/VHDL、Schematic/Verilog等的混合设计输入,在此例中,仅有原理图输入,因此可选这三种中的任意一种)。 D. 你可以看到默认的项目名和器件型号: Untitled and ispLSI5256VE-165LF256。 ?? III. 项目命名 A. 用鼠标双击Untitled。 B. 在Title文本框中输入“Demo Project”,并选OK。 IV. 选择器件 A. 双击ispLSI5256VE-165LF256, 你会看到Device Selector对话框(如下图所示)。 B. 在Select Device窗口中选择ispMACH 4000项。 C. 按动器件目录中的滚动条,直到找到并选中器件LC4032V-10T44I。 D. 揿OK按钮,选择这个器件。 E. 在软件弹出的如下图显示的Confirm Change窗口中,按Yes按钮。 F. 因改选器件型号后,先前的约束条件可能对新器件无效,因此在软件接着弹出的如下图显示的ispLEVER Project Navigato窗口中,按Yes按钮,以用来去除原有的约束条件。 V. 在设计中增加源文件 ? ?? ?一个设计项目由一个或多个源文件组成。这些源文件可以是原理图文件(*.sch)、ABEL HDL

文档评论(0)

yd327298 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档