- 1、本文档共16页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于电容阵列的GEM探测器读出电子学进展-Indico@IHEP
基于电容阵列的GEM探测器读出电子学进展 高能物理研究所:徐立升 2012.3.8 主要内容 背景 读出方案设计 系统整体设计 子板电路设计 子板固件设计 母板设计 PCI接收卡 系统测试结果 背景 GEM(Gas Electron Multiplier)是一种新型气体探测器,典型的GEM是由漂移电极、一片或多片GEM膜和PCB读出电极组成,密闭在气体室中,其中漂移电极和读出电极之间加有高电压 GEM膜两面敷铜且有大量的微孔,电子在孔内雪崩,对原初电离放大,放大后的电子从微孔下方射出并进入信号感应间隙,在最下层的阳极上感应出负向脉冲信号 用加工在PCB上的平行条strip或电极盘pad阵列收集GEM探测器的电荷信号 Pad层:顶层Pad的中心间距为1mm,间隔0.1mm。Pad表面做平整化及塞孔处理 内嵌电容层:每个Pad需要一个100pF的积分电容,底板采用实体电容内嵌,选用封装的电容,此电容具有零温度系数、较低的漏电流等特性 芯片层:底板将200×200的Pad阵列划分为100个小单元,每个单元对应为20×20的阵列,用GEM400芯片读出,400个通道轮流打开,每个通道信号读出时间为200ns,积分时间为80us GEM底板 电容开关阵列芯片GEM400 * 原理:各通道的前端积分电容存储探测器电荷信息,并将电荷信号转换为电压信号,后端电压放大器对该电压信号放大,得到探测器信号的幅度信息;通过模拟开关选择读出通道,实现各通道的顺序读出。 通道数:400 输入最大等效电荷量:70pC 增益:19.6406mV/pC 功耗为27.2mA*3.3V=89.76mW 总面积为5mm*5mm 读出方案设计 系统共有40000个像素点,每个像素点对应一个电极盘(Pad)阵列,每400个Pad采用一个读出芯片,串行读出,通过开关的打开与断开逐个读出储存在电容中的电荷,每个串行通路需要1路ADC通道,系统共需要100路ADC。 GEM单个电容电压读出的时间是200ns,其中上升沿为50ns,输出的最大幅度为-500mV GEM探测器读出电路分为三个部分:子板、母板、接收板 子板 给前置读出芯片提供电源和时钟 放大探测器信号 对探测器信号进行模数转换 传输采集的数字信号 母板 汇总子板数据 对数据进行压缩和打包 传输数据 接收板 接收母板的数据 将数据传输到计算机 系统整体设计 FPGA: XC4VSX35 OP:OPA4820内部集成了4个单端放大器 ADC:AD9252 14bit,最高50MSPS 8路ADC,串行输出,输出速率高达700Mb/s 2V峰峰值输入电压范围,从-1.0V到+1.0V 子板电路设计 子板固件设计 ADC数据解串 采样时钟40MHz ADC输出串行数据率为560Mbps 采集基线 采集数据 求平均 子母板通信 母板设计 数据传输母板主要是实现数据的汇总和传输。母板接收子板的数据,将数据存入DDR2进行缓存,然后从DDR2中取出数据通过光纤传输出去。同时母板还给子板提供电源。 DDR2缓存电路、串行光纤传输电路。 子母板实物图 PCI接收卡 通过光纤收发器HFBR-5921L将光信号转化为电信号。送入FPGA。 使用FPGA的RocketIO模块接收连续的差分信号,经过解串行、译码恢复出发送的数据,并将数据存入FPGA的FIFO中。 FIFO数据准备好后,FPGA发出一个中断通知PCI9054读取数据,PCI9054通过DMA方式把数据从局部总线读到PCI总线上,进而写入主机内存中。 系统实物图 系统测试结果 经费使用情况 购元器件,6万 制版、焊接,1万 购线性电源,1万 余,2万 Thanks 参考董静博士论文 参考董静博士论文
您可能关注的文档
- 地质灾害监测防治-恩施市红土乡公众信息网.ppt
- 坚持党的领导.ppt.ppt
- 坚持高标准守底线认真学习贯彻两部党内法规-桂林科技信息网.ppt
- 城市治安管理机构.ppt
- 城市生态学-南京农业大学资源与环境科学学院.doc
- 城市生活污水深度处理水质回用中试研究结题验收报告-嘉应学院.ppt
- 坚守底线.ppt.ppt
- 培训课程内容.doc
- 培养工作布置与研讨会.ppt-上海建桥学院.ppt
- 基于CY7C68013的液晶驱动电路设计.doc
- 2023咸阳职业技术学院招聘笔试真题参考答案详解.docx
- 2023四川化工职业技术学院招聘笔试真题及参考答案详解.docx
- 2023哈尔滨职业技术学院招聘笔试真题及参考答案详解.docx
- 2023商洛职业技术学院招聘笔试真题及答案详解1套.docx
- 2023呼伦贝尔职业技术学院招聘笔试真题参考答案详解.docx
- 2023南阳农业职业学院招聘笔试真题参考答案详解.docx
- 2023天津公安警官职业学院招聘笔试真题带答案详解.docx
- 2023年上海电机学院招聘笔试真题参考答案详解.docx
- 2023年四川艺术职业学院招聘笔试真题参考答案详解.docx
- 2023安徽体育运动职业技术学院招聘笔试真题及答案详解一套.docx
文档评论(0)