建立时间与保持时间
关于建立时间和保持时间的完全理解
时钟是整个电路最重要、最特殊的信号,系统内大部分器件的动作都是在时钟的跳变沿上进行, 这就要求时钟信号时延差要非常小, 否则就可能造成时序逻辑状态出错;因而明确FPGA设计中决定系统时钟的因素,尽量较小时钟的延时对保证设计的稳定性有非常重要的意义。
建立时间与保持时间
建立时间(Tsu:set up time)是指在时钟沿到来之前数据从不稳定到稳定所需的时间,如果建立的时间不满足要求那么数据将不能在这个时钟上升沿被稳定的打入触发器;保持时间(Th:hold time)是指数据稳定后保持的时间,如果保持时间不满足要求那么数据同样也不能被稳定的打入触发器。建立与保持时间的简单示意图如下图1所示。
图1 保持时间与建立时间的示意图
在FPGA设计的同一个模块中常常是包含组合逻辑与时序逻辑,为了保证在这些逻辑的接口处数据能稳定的被处理,那么对建立时间与保持时间建立清晰的概念非常重要。下面在认识了建立时间与保持时间的概念上思考如下的问题。举一个常见的例子。
图2 同步设计中的一个基本模型
图2为统一采用一个时钟的同步设计中一个基本的模型。图中Tco是触发器的数据输出的延时;Tdelay是组合逻辑的延时;Tsetup是触发器的建立时间;Tpd为时钟的延时。如果第一个触发器D1建立时间最大为T1max,最小为T1min,组合逻辑的延时
您可能关注的文档
- 康县长坝镇花桥村提防维护工程建设方案.doc
- 延长注水泵液力端配件使用周期.doc
- 建材的基本性质.ppt
- 建模标准相关资料.ppt
- 建立时间和保持时间.ppt
- 建立和谐医患关系.ppt
- 建材市场调研报告.pptx
- 建立一支强有力的销售团队.ppt
- 建立面向对象的世界观--对对象模型的通俗理解.ppt
- 延伸后路钉棒内固定修复青年型胸腰椎单纯屈曲压缩性骨折:改善矫形复位效率.doc
- [青岛市]2025年山东青岛海洋地质研究所第二批招聘工作人员(6人)笔试历年参考题库典型考点附带答案.docx
- 2026年中国直柄塑料放大镜市场调查研究报告.docx
- 2026年中国低品位溶液回收提纯来料市场调查研究报告.docx
- 2026年中国石板画市场调查研究报告.docx
- 2026年中国分度马达市场调查研究报告.docx
- 2026年及未来5年割草片项目市场数据调查、监测研究报告.docx
- 2026年中国雨刮器清洗液市场调查研究报告.docx
- 2026年中国框架上压液压机数据监测报告.docx
- 2026年及未来5年半自动罐身焊接机项目市场数据调查、监测研究报告.docx
- 2026年中国液晶手机市场调查研究报告.docx
原创力文档

文档评论(0)