基于FPGA的高速数据采集系统设计.docVIP

  • 5
  • 0
  • 约4.87千字
  • 约 4页
  • 2017-02-15 发布于江西
  • 举报
基于FPGA的高速数据采集系统设计

基于FPGA的高速数据采集系统设计 金 刚,徐志跃 (北京航空航天大学自动化科学与电气工程学院,北京,100191) 摘 要:设计一种基于FPGA 的高速数据采集系统,该系统采用FPGA作为控制器,PXIe总线作为总线接口,采用Verilog HDL硬件编程语言进行程序控制,这种于FPGA 的同步采集、实时读取采集数据的方案,可以提高系统采集和传愉速度,此种设计方案结构灵活、控制简单、可靠性高。 关 键 词: FPGA;PXIe总线;高速数据采集;Verilog HDL 中图分类号:TP391 文献标识码:A 文章编号: Design of high-speed data acquisition system based on Jin Gang,Xu Zhiyue (Beihang University School of Automation Science and Electrical Engineering, Beijing, 100191) Abstract: Design of a high-speed data acquisition system based on FPGA, the system uses the FPGA as a controller, PXIe bus as the bus inter

文档评论(0)

1亿VIP精品文档

相关文档