- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PLC第2章课件讲解
两种实用的兼有上电复位与按钮复位的电路。 图2-19中(b)的电路能输出高、低两种电平的复位控制信号,以适应外围I/O接口芯片所要求的不同复位电平信号。 74LS122为单稳电路,实验表明,电容C的选择约为0.1?F较好。 * * 封装: 双列直插dp封装(40引脚) 贴片内折PLCC封装(40引脚) 贴片外折QFP封装(40引脚) * * 回顾RS1 RS0 的值 * 绿色虚线: P0口三个组成部分: 输出锁存器 两个输入缓冲器(BUF1 and BUF2) 推拉式输入/输出驱动器(两个场效应管FET组成的推拉式I/O驱动器) 多路开关功能 内部控制信号 AD0和控制端的“与”控制上端FET管的导通与截止 P0口的功能与特点 1)作I/O口使用 相当真正的双向口:输入锁存,输出缓冲,但读时应先向口写1 2)作地址/数据复用总线用 此时为准双向口,口不能逐位定义为I/O 作数据总线用,输入/输出8位数据 作地址总线用,输出低8位地址。 一种功能确定之后,再不能用于另一种功能 * 知道前6个即可 多路开关 功能:用于控制选通I/O方式还是地址/数据输出方式 方式控制:由内部控制信号产生 输入锁存器 两个输入缓冲器(BUF1和BUF2) 推拉式I/O驱动器 2.5 并行I/O端口 共有4个8位双向I/O口,共32口线。每位均有自己的锁存器(SFR),输出驱动器和输入缓冲器。 2.5.1 P0口位图内部结构 BUF2 BUF1 5、P0R2为读引脚信号,执行“MOV A,P0”时该信号有效 6、读引脚(端口)时,输出锁存器应为“1” 说明: 1、当控制信号为0时,P0口做双向I/O口,为漏极开路(三态) 2、控制信号为1时,P0口为地址/数据复用总线(用于口扩展) 3、P0W为端口输出写信号,用于锁存输出状态 4、P0R1为读锁存器信号,执行“ANL P0,#0FH”时该信号有效 Q Q D C Vcc 控制 AD0 P0R1 P0R2 D0 P0W 图1、P0口内部结构 读锁存器 读引脚 锁存器 内部总线 写锁存器 地址/数据 P00 多路开关 1 0 P0口位图结构 P0作一般I/O口使用 P0作为地址/数据总线使用 P0口特点 P1口结构 2.5.2 P1口内部结构 P1口内部结构如图2所示 输出部分有内部上拉电阻R*约为20K。 其他部分与P0端口使用相类似(读引脚时先写入1)。 写数据 读端口 P1口特点 2.5.3 P2口内部结构 2、当控制信号为1时 P2口输出地址信息, 此时单片机完成外部的取指操作或对外部数据存储器16位地址的读写操作。 3、当P2口作为普通I/O口使用时 用法和P1口类似。 说明: 1、P2可以作为通用的I/O,也可以作为高8位地址输出。 P2口功能 P0.3 地址锁存器 CB I/O A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 D7 D6 D5 D4 D3 D2 D1 D0 DB AB P1.0 P1.1 P1.2 P1.3 P1.4 P1.5 P1.6 P1.7 RESET P3.0 P3.1 P3.3 P3.4 P3.5 P3.6 P3.7 VSS VCC P0.0 P0.1 P0.2 P0.5 P0.6 P0.7 EA ALE PSEN P2.7 P2.6 P2.5 P2.4 P2.3 P2.2 P2.1 P2.0 P3.2 MCS-51片外总线结构示意图 返回 MCS-51单片机片外总线 P0.4 返回 单片机 8031 P2.0 P2.1 P2.2 A8 A9 A10 ALE RD 74LS 373 G 6264 A7 A6 A5 A4 A3 A2 A1 A0 O0 O1 O2 O3 O4 O5 O6 O7 P0.0 P0.1 P0.2 P0.3 P0.4 P0.5 P0.6 P0.7 OE CE Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 D0 D1 D2 D3 D4 D5 D6 D7 WE WR P2.7 P2.3 P2.4 A11 A12 6264 WE 单片机 8031 P2.0 : . A8 . . ALE RD 74LS 373 G A7 . . A0 P0.0 : P0.7 OE CE Q0 . . Q7 D0 . . D7 A12 P2.4 WR D7 . . D0 2.5.4 P3口内部结构 说明: 1、做普通端口使用时,第二功能应为“1”。 2、使用第二功能时,输出端口锁存器应为“1”。 3、变异功能() P3.0 TXD P3.4 T0 P3.1 RXD P3.5 T1 P3.2 INT
文档评论(0)