- 20
- 0
- 约1.46千字
- 约 18页
- 2017-03-03 发布于湖北
- 举报
4.5 组合逻辑电路中的竞争冒险 4.5.1 竞争冒险现象及其原因 4.5.2 逻辑冒险的检查与消除方法 代数法消除逻辑冒险 用卡诺图消除逻辑冒险 用惯性延时电路消除逻辑冒险 4.5.3 功能冒险的消除方法 本章小结 组合电路 设计 分析 冒险 常用中规模组件 编码器 译码器 运算电路:加法器 比较器 数据选择器 * 4.5.1 竞争冒险现象及其原因 4.5.2 逻辑冒险的检查和消除 4.5.3 功能冒险的消除 产生正跳变脉冲的竞争冒险 竞争:在组合电路中,信号经由不同的路径达到某一会合点的时间有先有后的现象; 如门的延迟时间为0,则输出 F恒为逻辑0。 如门的延迟时间不为0:则由于G1的延迟,A的下降沿要滞后于A的上升沿,最后在输出端产生尖脉冲。 冒险:由于竞争而引起电路输出发生瞬间错误。表现为输出端出现了原设计中没有的窄脉冲(毛刺)。 A F d e g tpd 2 1 G2 1 A C B F d g e G1 G3 G4 信号经过任何逻辑门电路时都会有一定的延迟 所以如果信号从输入到输出的过程中,在不同通路上经过的门的级数不同,或者各个门电路平均延迟时间不同,就存在着竞争,并可能出现冒险。 竞争冒险就是因信号传输延迟时间不同,而引起输出逻辑错误的现象。 4.5.1 竞争冒险的现象及其原因 A B F 门的延迟示意图 产生正
原创力文档

文档评论(0)