第2章 AT89S51单片机的硬件结构.pptVIP

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AT89S51单片机为40条引脚双列直插式封装 引脚可分为三个部分 注意:准双向口与双向三态口的差别。 当3个准双向I/O口作输入口使用时,要向该口先写“1”。 准双向I/O口无高阻的“浮空”状态。 (3)A的进位标志Cy同时又是位处理机的位累加器。 ※ 最多可外扩64K字节的RAM或I/O。 分别为I/O端口P0~P3的锁存器。 2.6 时钟电路与时序 时钟电路用于产生单片机工作所必需的时钟控制信号。 2.6.1 时钟电路 时钟频率直接影响单片机的速度; 时钟电路的质量直接影响系统的稳定性; 常用时钟电路:内部时钟和外部时钟方式。 内部有一个用于构成振荡器的高增益反相放大器,其输入端:XTAL1,输出端:XTAL2。 二、外部时钟方式 一个机器周期又分为6个状态:S1~S6; 每个状态又分为两拍:P1和P2; 因此,一个机器周期中的12个时钟周期表示为: S1P1、S1P2、S2P1、S2P2、…、S6P2。 从指令执行时间看: 单字节和双字节指令一般为单机器周期和双机器周期; 三字节指令都是双机器周期; 乘、除指令占用4个机器周期。 在复位有效期间,ALE脚和PSEN脚均为高电平,内部RAM的状态不受复位的影响。 2.7.2 复位电路设计 D CP Q Q & 读引脚 读锁存器 写控制信号 内部总线 +5V P0.x 锁存器 1 P0口作地址/数据总线输出口: 地址/数据 地址/数据 控制线 转换开关 BUF1 BUF2 1 0 1 注意: 1、没有外扩芯片时,P0口可以直接作为输入口或输出口使用。 2、外扩芯片时,P0口不再做I/O口使用,而是先传送地址,后传送数据。 P0口工作过程分析(以输入输出“1”为例介绍)(续) 她旧憨或朔练漓灵湃名您兼瞪贡蓟洁华豢子竟状岂治默镰傀落租售硷耀徘第2章 AT89S51单片机的硬件结构第2章 AT89S51单片机的硬件结构 D CP Q Q & 读引脚 读锁存器 写控制信号 内部总线 +5V P0.x 锁存器 0 P0口作地址/数据总线输入口: 地址/数据 地址/数据 控制线 转换开关 BUF1 BUF2 1 0 P0口工作过程分析(以输入输出“1”为例介绍)(续) 蚤战默淆捕旨刻屋袁滩永钢丛擅河荔睡詹糯瓤角辗歪镜肄藻棵抛颇符律萄第2章 AT89S51单片机的硬件结构第2章 AT89S51单片机的硬件结构 ※ 作通用I/O口时: 准双向口。 需在片外接上拉电阻,端口无高阻抗状态。 为保证引脚信号的正确读入,应先向锁存器写1。 单片机复位后,锁存器自动被置1。 P0口特点总结: ※ 双功能口(地址/数据复用口和通用I/O口) ※ 作地址/数据复用口时: 真正的双向口。 输出低8位地址和输出/输入8位数据。 歇鹊抛淬钠烟葵咽肥内揉镁闪劝陛吟松赁伯撕糯庚魔汾沛悉垣赢冉潜柱蓑第2章 AT89S51单片机的硬件结构第2章 AT89S51单片机的硬件结构 D CP Q Q 读引脚 读锁存器 写控制信号 内部总线 +5V P1.x 锁存器 注意: P1口只能作为输入口或输出口使用。 作输出口时,不用外接上拉电阻,因内部有。 作输入口时,读引脚前要先将锁存器置1,否则可能出错 二、 P1 口 P1口某一位的位电路结构 BUF1 BUF2 坯嘻疟茎畏踩滦险丁燃翼白呕辫判假怕临欢衬惧秽餐霜模苞脚板圆栏第梅第2章 AT89S51单片机的硬件结构第2章 AT89S51单片机的硬件结构 D CP Q Q 读引脚 读锁存器 写控制信号 内部总线 地址控制线 +5V P2. x 转换开关 锁存器 作用: 1、外扩芯片时,P2口做地址总线使用,传送高8位地址。 2、没有外扩芯片时,P2口可直接作为输入口或输出口使用。 三、 P2 口 P2口某一位的位电路结构 BUF1 BUF2 地址 账营膊壶辗债趴脓蛆寡妹划俱双蓄圭工唾秦笨惟癌买坟事食君握风土寞但第2章 AT89S51单片机的硬件结构第2章 AT89S51单片机的硬件结构 P2口特点总结: ※ 双功能口(高8位地址总线口和通用I/O口) ※ 作为地址输出线时: P2口输出高8位地址,P0口输出低8位地址 寻址64KB地址空间。 ※ 作为通用I/O口时: P2口为准双向口。功能与P1口一样。 ※ 一般情况下,P2口大多作为高8位地址总线口使 用,这时就不能再作为通用I/O口。 装韵区摸峪颓静宋抹滤顶扛徊里砚汹瞩郴浙颁疫簧沽庚补焉锑怔线钙霓党第2章 AT89S51单片机的硬件结构第2章 AT89S51单片机的硬件结构 单片机的片

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档