- 1、本文档共94页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 图1-9 8086最大模式下的微处理器子系统 铺莱捞纵悬锌荷绸徘工廓御统圃晴币絮怠邓片匡哥天咏伪较疾绿仆碌陨触第01章 微处理器第01章 微处理器 2. 最大模式下的系统控制信号 (1) 8288产生了3个存储器的读写控制信号: MRDC#(Memory Read Command) 用作存储器的读命令,相当于最小模式中M/IO#=1,RD#=0 二个信号的综合。在IBM-PC微型计算机内,系统总线上的该信号称为MEMR#。 MWTC#(Memory Write Command ),AMWC#(Advanced Memory Write Command):这二个信号都是存储器的写命令,相当于最小模式中M/IO#=1,WR#=0二个信号的综合。它们的区别在于AMWC#信号比MWTC#早一个时钟周期发出。在IBM-PC微型计算机内,系统总线上的该信号称为MEMW#。 蘸穆绩通血勺赢锅几掀酪港吝赁桌跟捅猩灰班粮蚀鹏巧挂赞赦扇蝉蛰扫诚第01章 微处理器第01章 微处理器 (2) 8288产生3个独立的IO设备读写控制信号: IORC#(IO Read Command) 用作IO设备的读命令,相当于最小模式中M/IO#=0,RD#=0 二个信号的综合。在IBM-PC微型计算机内,系统总线上的该信号称为IOR#。 IOWC#(IO Write Command ),AIOWC#(Advanced IO Write Command ): 这二个信号是IO设备的写命令,相当于最小模式中M/IO#=0,WR#=0 二个信号的综合。同样,AIOWC#信号比IOWC#早一个时钟周期发出。在IBM-PC微型计算机内,系统总线上的该信号称为IOW#。 逾雁届赎公直尧秤场劳琳激拍颗锹泵栋拣彬成噎烙退扭信戚售笨快尔梁肤第01章 微处理器第01章 微处理器 (3) 由于存在多个处理器,8282使用的地址锁存信号ALE不再由8086直接发出,而是由总线控制器8288产生。 (4) 8286使用的数据总线选通和收/发控制信号DEN、DT/R#也由8288产生。在最大模式中,数据总线收发器是必需的。 (5) 最大模式下的中断和DMA联络信号 外部的中断请求信号NMI,INTR直接送往8086。 8086通过状态线S0#、S1#、S2#发出的中断应答信号,经8288综合,产生INTA#送往控制总线。 DMA请求和应答信号通过RQ#/GT0 # 、RQ # /GT1 #直接与8086 CPU相连。 藏般谭么札墙堕吉牙拼掀逃逮路态百盅庐琉街勇锑版囤魔旦它赤游倾细秒第01章 微处理器第01章 微处理器 1.4 8086/8088 CPU的工作时序 1.4.1 时钟周期、指令周期和总线周期 1. 时钟周期 计算机中,CPU的一切操作都是在系统主时钟CLK的控制下按节拍有序地进行的。 系统主时钟一个周期信号所持续的时间称为时钟周期(T),大小等于频率的倒数,是CPU的基本时间计量单位。 例如,某CPU的主频f= 5MHz,则其时钟周期 T = 1/f = 1/5MHz = 200ns(1ns=10-9S)。 若主频为100MHz,时钟周期为10ns。 座拒及漱啊际刷哪叙洼遵札陵郭很陷银耍坑涣拉斥兽绑执御鸟惜趁赣凿兔第01章 微处理器第01章 微处理器 2. 总线周期 CPU通过外部总线对存储器或I/O端口进行一次读/写操作的过程称为总线周期。 为了完成对存储器或者IO端口的一次访问,CPU需要先后发出存储器/IO端口地址,发出读或者写操作命令,进行数据的传输。所以,一个总线周期由若干个时钟周期(T)组成。 3. 指令周期 CPU执行一条指令的时间(包括取指令和执行该指令所需的全部时间)称为指令周期。 一个指令周期由若干个总线周期组成。不同指令的指令周期长度各不相同。 高晴嘉坠婆柜械介夏抓宛逮帝眨借玲冷漫哺盼岗凯腮后鄙斡歪擅抛肉弃针第01章 微处理器第01章 微处理器 1.4.2 系统的复位和启动操作 8086/8088 CPU正常工作时,RESET引脚应输入低电平。 一旦RESET引脚变为高电平,CPU进入复位状态,RESET引脚恢复为正常的低电平,CPU进入启动阶段。 8086/8088CPU要求加在RESET引脚上的正脉冲信号至少维持4个时钟周期的高电平。如果是上电复位(冷启动)则要求复位正脉冲的宽度不少于50μs。 终陋屠桃邢协漫坎睛遵棒浙唱挛绅蘸寿鼎茂点潭谈倚栽干较证惜如败
您可能关注的文档
- 第一次c语言题.doc
- 福师12秋数字逻辑一和二答案.doc
- 冰箱电气系统原理及主要零部件剖析.ppt
- 六年级下册练习与测试12课_期中答案.ppt
- 浅谈专家在项目建设中的作用.ppt
- 新车交接流程.ppt
- 上教版八年级英语上第二单元.ppt
- JavaScript操作数据库.ppt
- 微机原理 微机原理第二章微处理器B.ppt
- Java数据类型.ppt
- 2025广播电视编辑记者模考模拟试题附参考答案详解【实用】.docx
- 2025广播电视编辑记者模考模拟试题附完整答案详解【名校卷】.docx
- 2025广播电视编辑记者模考模拟试题精选附答案详解.docx
- 2025广播电视编辑记者模考模拟试题含答案详解(综合题).docx
- 2025广播电视编辑记者模考模拟试题含答案详解【培优】.docx
- 2025广播电视编辑记者模考模拟试题带答案详解(典型题).docx
- 2025广播电视编辑记者模考模拟试题含答案详解【A卷】.docx
- 2025广播电视编辑记者模考模拟试题含完整答案详解(全国通用).docx
- 2025广播电视编辑记者模考模拟试题及答案详解(名校卷).docx
- 2025广播电视编辑记者模考模拟试题及答案详解.docx
文档评论(0)