微机原理与接口技术课程习题答案.docVIP

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理与接口技术课程习题答案

题1.2 参考p.2和p.51.9 参考p.13-141.11 (1)174.66 D =10101000 B = 0AE.A8 H (0AE.A9H / 0AE.A8F5C2H) (2)100011101011.01011 B = 8EB.58 H = 2283.34375 D (3)F18A6.6 H = 11110001100010100110.0110 B = 989350.375 D1.12解:八位机器数原码、反码、 补码、 移码 +37 0010010110100101 -37 11011010010110111.13解:补码机器数扩充为16位和32位形式 +37 0025 H H -37 FFDB H FFFFFFDB H1.14 解:46H作为无符号数 = 70 D 46H作为补码 = +70 D 46H作为BCD码 = 46 D 46H作为ASCII码 = ‘F’1.19解:英文字母 D和d的ASCII码为44H和64H; 回车CR为0D H、换行LF为0A H; 数码0、空格SP、空操作NUL的ASCII码分别为30H、20H、00H。 题2.5 参考p.32 逻辑地址形式为 段地址:偏移地址 物理地址 = 段地址*16+段内偏移地址 1MB空间最多可以分成64K个逻辑段,因为段地址的起始必须是16的倍数,220/24=216=64K个。物理地址为:(1) 0FFFF0H(2)00417H(3)24500H(4)0BC777H2.9 略2.13解:运算公式为 [v-(x*y+z-540)]/x 结果商存放在ax中,余数在dx中。2.16解:求有效地址(1)EA = 1256H(2)EA = 32F7H2.19解:求首地址为array的20个字的数组的元素之和,结果存放于地址为total的字单元中。---------------------------题4.1 参见p.14-15 8088具有 20 根地址线。在访问内存时使用地址 A0~A19 ,可直接寻址 1MB 容量的内存范围;在访问外设时使用地址线 A0~A15 ,共能寻址 64K 个输入输出端口。 实际上PC/XT在寻址外设时,只使用地址线A9~A0;若A9=1,说明它要寻址的IO端口位于IO插卡上。4.2参见p.106-107 总线操作指的是发生在总线上的某些特定操作,总线周期指的是完成一次特定总线操作所需的时间。对8088而言其典型的总线周期由 4个T状态组成。PC/XT所采用的时钟频率为4.77MHz,每个T状态的持续时间为210ns。如果CLK引脚接5MHz的时钟信号,那么每个T状态的持续时间为200ns。 4.4解答: 当8088进行读写存储器或I/O接口时,如果存储器或I/O接口无法满足CPU的读写时序(来不及提供或读取数据时),需要CPU插入等待状态TW。(在T3前沿检测Ready信号,若无效则插入TW 。) 具体在读写总线周期的T3和T4之间插入TW。4.6参见p.99,p.110 8088的某些输出线有三种状态:高电平、低电平、悬空(高阻态),称为三态能力。在高阻状态,CPU放弃其了对该引脚的控制权,由连接它的设备接管。 具有三态能力的引脚有:AD7~AD0,A15~A8,A19/S6~A16/S3,ALE,IO/M*,WR*,RD*,DEN*,DT/R*。4.11总线周期IO/M*WR*RD*存储器读低 高低存储器写低低高I/O读高高低I/O写高低高IO/M*WR*IO/M*WR*RD* WR*RD* MEMR*IOW*答:取该指令时引发存储器读总线操作。执行该指令时引发I/O读总线操作。(时序图略)4.13 8088系统最小组态下,对指令ADD [2000H],AX (长度3B)。答:取该指令时需要3个总线周期,均为存储器读周期。执行该指令时需要4个总线周期,2个为存储器读总线周期(读出字操作数参与运算),2个为存储器写总线周期(保存16位运算结果)。4.15 参见p.106图 74LS373 的G为电平锁存引脚,控制选通且转为无效时锁存数据。OE* 输出允许引脚,信号来自ALE。4.16 参见p.106图数据收发器74LS245 是8位双向缓冲器,G*控制端为低电平有效,可传输数据;DIR控制导通方向:DIR=1,A→B;DIR=0,A←B。4.17 参见p.111-112归纳为:1、8086数据总线变为16位,数据地址线复用为AD15~AD0。 2、8086指令队列程度变为6字节长,当有2个字节空才取下一指令。 3、8

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档