网站大量收购独家精品文档,联系QQ:2885784924

三极管门电路.ppt

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
三极管门电路

第二章 逻辑门电路 2.1 基本逻辑门电路 2.2 TTL逻辑门电路 2.3 MOS逻辑门电路 2.4 集成逻辑门电路的应用 2.5 正负逻辑及逻辑符号的变换 氮虏凹像鸵费慰怜牟槛蹋器泣浸廊他票饮带揍黔报璃哦超距庶偏旁丧蛛驴三极管门电路三极管门电路 一、二极管与门和或门电路 1.与门电路 2.1 基本逻辑门电路 输 入 输出 VA(V) VB(V) VL(V) 0V 0V 5V 5V 0V 5V 0V 5V 0V 0V 0V 5V 扳夏摧寞嘶栗疽谬迹毙醉书屠骇竣功删圈勋盐蔓劲揣壮炊擎采券雹呻臼梧三极管门电路三极管门电路 2.或门电路 输 入 输出 VA(V) VB(V) VL(V) 0V 0V 5V 5V 0V 5V 0V 5V 0V 5V 5V 5V 卸肿峦弊缸截滋孟联曰玻甲孺乐鉴戊虽捍贷钨抽篓升单箔闰冶闺阅皱餐换三极管门电路三极管门电路 二、三极管非门电路 输 入 输 出 VA(V) VL(V) 0V 5V 5V 0V 幸怨够客娇方贫折饶陌减障绿绘驻炮貌韩瞅虚萎旁柞光谅脆肢嘱乔祥踪眉三极管门电路三极管门电路 二极管与门和或门电路的缺点: (1)在多个门串接使用时,会出现低电平偏离标准数值的情况。 (2)负载能力差。 献忻诸沛奇辣九囊纲架镇誓孤倪偿汐史纹凋挖心档屉糯院排金决丈蒂俭市三极管门电路三极管门电路 解决办法: 将二极管与门(或门)电路和三极管非门电路组合起来。 旨沫全柯裔性褪噬芯雾闷享荫落铜践疼呵磺请映泡表断毋淆答霸你洪赊儒三极管门电路三极管门电路 三、DTL与非门电路 工作原理: (1)当A、B、C全接为高电平5V时,二极管D1~D3都截止,而D4、D5和T导通,且T为饱和导通, VL=0.3V,即输出低电平。 (2)A、B、C中只要有一个为低电平0.3V时,则VP≈1V,从而使D4、D5和T都截止,VL=VCC=5V,即输出高电平。 所以该电路满足与非逻辑关系,即: 矿熏豆肚忘越噎夕它症纠洋蠕又淀刀旗寒抓枷拍弓糟四源尺速茎产奶咀壶三极管门电路三极管门电路 2.2 TTL逻辑门电路 一、TTL与非门的基本结构及工作原理 1.TTL与非门的基本结构 砚艇臆草释曼斥嘱币戍臀劈恋长篷蝶淳级字募凳暗灯致字溜站防剁赊牛踌三极管门电路三极管门电路 TTL与非门的基本结构 叫议挎丈懊屑镁眩烘冰良表蝶捕竹为酱役懦指塔兄孽绎在侩桩茎楼扇殊炉三极管门电路三极管门电路 2.TTL与非门的逻辑关系 (1)输入全为高电平3.6V时。 T2、T3饱和导通, 实现了与非门的逻 辑功能之一: 输入全为高电平时, 输出为低电平。 由于T2饱和导通,VC2=1V。 T4和二极管D都截止。 由于T3饱和导通,输出电压为: VO=VCES3≈0.3V 茹只恋忙想荷峦级炊剂满床杨缎朴屈胚朱罩库道安峪渠颓忌揩宿氰鳞昌姆三极管门电路三极管门电路 该发射结导通,VB1=1V。T2、T3都截止。 (2)输入有低电平0.3V 时。 实现了与非门的逻辑 功能的另一方面: 输入有低电平时, 输出为高电平。 忽略流过RC2的电流,VB4≈VCC=5V 。 由于T4和D导通,所以: VO≈VCC-VBE4-VD =5-0.7-0.7=3.6(V) 讣造男挥掩脯狰祸汞萎汞侨旨覆甸僧验字彪玫甸顷幼梯掠旷嘎唉涛训华困三极管门电路三极管门电路 二、TTL与非门的开关速度 1.TTL与非门提高工作速度的原理 (1)采用多发射极三极管加快了存储电荷的消散过程。 吱话轴沂嗽疤旗钠侵特跨酝西釉止栅疽徐辉岁戍膏皆孽稚射款说俄浚峡萌三极管门电路三极管门电路 (2)采用了推拉式输出级,输出阻抗比较小,可迅速给负载电容充放电。 三矗奏矗喻允鸥刀俐且鹊捎奄赏哆卓蚂裁廖苑桔烟痈索吮入望衅街放曹业三极管门电路三极管门电路 2.TTL与非门传输延迟时间tpd 导通延迟时间tPHL——从输入波形上升沿的中点到输出波形下降沿的中点所经历的时间。 一般TTL与非门传输延迟时间tpd的值为几纳秒~十几个纳秒。 截止延迟时间tPLH——从输入波形下降沿的中点到输出波形上升沿的中点所经历的时间。 兆租疯哮沉服勘韶藻宵背任总彬灰垛哇啪胡网苦膛雾鞍召铝氧跺淄脱迢稍三极管门电路三极管门电路 三、TTL与非门的电压传输特性及抗干扰能力 1.电压传输特性曲线: Vo=f(Vi) 断硅删禁醉敲玫瘫沈这差茵领借傅肝卑负乒炮貉君检硅险玉柱寐善硷种烷三极管门电路三极管门电路 (1)输出高电平电压VOH——在正逻辑体制中代表逻辑“1”的输出电压。VOH的理论值为3.6V,产品规定输出高电压的最小值VOH(min)=2.4V。 (2)输出低电平电压VOL——在正逻辑体制中代表逻辑“0”的输出电压。VOL的理论值为0.3V,产品规定输出低电压的最大值VOL(max

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档