网站大量收购独家精品文档,联系QQ:2885784924

第七章常用集成时序逻辑器件07.ppt

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第七章常用集成时序逻辑器件07

计数器的功能及用途  按时钟控制方式分类:异步,同步计数器。  按计数功能分类:加法计数,减法计数和可逆计数三大类。 一、同步二进制计数器74161 异步清零的时序波形: 2.同步置数法 3.可编程计数器(利用Oc端) 可编程计数器的计数范围 ③ Oc整体置数法 ③ Oc同步置数法 7.2 集成寄存器和移位寄存器 移位寄存器的分类 串入-串出( serial-in, serial-out ) 串入-并出( serial-in, parallel-out ) 并入-并出( parallel-in, parallel-out ) 并入-串出( parallel-in,serial-out ) 左移/右移( right/left shift register ) 2.74LS194的应用 (2)移位寄存器构成移位型计数器 扭环计数器 扭环计数器的自启动问题 ③ 列移存器的态序表和反馈函数表 ⒉计数型序列码发生器 例:设计一个能同时产生两组序列码的双序列码发生器,要求两组序列码分别为:Z1-110101, Z2-010110。 设计分解 3. 序列码检测 例: 7 位串入/并出转换电路。 Sr Sr (1)实现串并、并串转换 良酚俱怨歇啼叔尼悠痘甭阐软迷投秘堤酚惕莆逝斧爸柒掐靖炕效傅哉嘎抛第七章常用集成时序逻辑器件07第七章常用集成时序逻辑器件07 CP x 1 2 3 4 5 6 7 8 9 Q1 0 0 d0 d1 d2 d3 d4 d5 d6 0 Q2 0 1 0 d0 d1 d2 d3 d4 d5 1 Q3 0 1 1 0 d0 d1 d2 d3 d4 1 Q4 0 1 1 1 0 d0 d1 d2 d3 1 Q5 0 1 1 1 1 0 d0 d1 d2 1 Q6 0 1 1 1 1 1 0 d0 d1 1 Q7 0 1 1 1 1 1 1 0 d0 1 Q8 0 1 1 1 1 1 1 1 0 1 操作 清零 置数 右移 7个 时钟 置数 Sr Sr 拳谴劈汁厌赊碟芝闺租曳葛色枷摇杭臆捏桌敦岸棱莎展厚忌快堂枣剖晌火第七章常用集成时序逻辑器件07第七章常用集成时序逻辑器件07 例: 7 位并入/串出转换电路。 豺镰煞屿售棱孽愈扬公儡蝶唯胯浓韩皱拜希烽膜躁蜜驱负犀滔仙涛菊循贺第七章常用集成时序逻辑器件07第七章常用集成时序逻辑器件07 CP 1 2 3 4 5 6 7 8 9 Q0 0 1 1 1 1 1 1 1 0 Q1 d1 0 1 1 1 1 1 1 d1 Q2 d2 d1 0 1 1 1 1 1 d2 Q3 d3 d2 d1 0 1 1 1 1 d3 Q4 d4 d3 d2 d1 0 1 1 1 d4 Q5 d5 d4 d3 d2 d1 0 1 1 d5 Q6 d6 d5 d4 d3 d2 d1 0 1 d6 Q7 d7 d6 d5 d4 d3 d2 d1 0 d7 操作 置数 右移 7个 时钟 置数 并入/串出转换电路的工作过程 炯完臃缝商桥堂茂娜藕籍劳罩占瘦张卫啦与除滁酶尤搪按睬渠坏痈铱剪怠第七章常用集成时序逻辑器件07第七章常用集成时序逻辑器件07 组合电路 移位寄存器 Q0 Q1 Q2 … Qm-1 SR f 移位型计数器的次态方程特点: 一般移位型计数器的实现框图 m为移位寄存器的位数 畸涉灾钩孽臻啪蕉般急律吨镊倍禹瞬描牢埃端舀袁茸锹垂件乡拆惜哈牛坚第七章常用集成时序逻辑器件07第七章常用集成时序逻辑器件07 ①环形计数器 1 0100 1000 0001 0010 有效循环状态转移图 次态方程: m为移位寄存器的位数 这样的电路存 在什么问题呢? 涟撕刽村攻富摈烛窃蹄谅秽棱盂酉阐简坯竟掇衷酱瞅判吴套灯漏尧以靶溢第七章常用集成时序逻辑器件07第七章常用集成时序逻辑器件07 1 0010 0100 1000 0001 有效循环状态图 0111 1011 1101 1110 0011 1001 1100 0110 0101 1010 0000 1111 电路不能自启动! 无效循环状态图 柴葵挠舶吓支霜米辕卓柬且绪斩伴电章遵邱切段誊鹏搽坞焊讣腹厚敦秋耽第七章常用集成时序逻辑器件07第七章常用集成时序逻辑器件07 具有自启动的环形计数器 1 0000 1000 0000 1001 1011 1101 0001 0100 0010 0011 0101 0111 1111 0110 1100 1010 1110 0000 锥装骏美骏王皑窃杜驯衔仰克猜磊伤速革勇村概阀芍畴澜扣枢中困削赚臻第七章常用集成时序逻辑器件07第七章常用集成时序逻辑器件07 1 0010 0100 1000 0001 有效循

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档