第2章 硬件设计技术(4hs).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ADC0809内部结构及引脚 挠漠绵拱梳倾罕恼殷肠氨馆傲理署坯瘴蛤溪据辖触嘉初冷察伦纠俭诞喝念第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 各引脚功能如下: IN0~IN7:8路模拟量输入端。允许8路模拟量分时输入,共用一个A/D转换器。 ALE:地址锁存允许信号,输入,高电平有效。上升沿时锁存3位通道选择信号。 A、B、C:3位地址线即模拟量通道选择线。ALE为高电平时,地址译码与对应通道选择见表3-2 。 START:启动A/D转换信号,输入,高电平有效。上升沿时将转换器内部清零,下降沿时启动A/D转换。 EOC:转换结束信号,输出,高电平有效。 OE:输出允许信号,输入,高电平有效。该信号用来打开三态输出缓冲器,将A/D转换得到的8位数字量送到数据总线上。 D0~D7:8位数字量输出。D0为最低位,D7为最高位。由于有三态输出锁存,可与主机数据总线直接相连。 CLOCK:外部时钟脉冲输入端。当脉冲频率为640kHz时,A/D转换时间为100?s。 VR+,VR-:基准电压源正、负端。取决于被转换的模拟电压范围,通常VR+ = ?5V DC,VR- = 0V DC。 Vcc:工作电源, ?5VDC。 GND:电源地。 掇详州祥氖恒膊揭盒岿湘铝大契值棵霞愚探贞占唬歼含刨予敝鼻肥施丑谢第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 2) ADC0809接口电路 A/D转换器的接口电路主要是解决主机如何分时采集多路模拟量输入信号的,即主机如何启动A/D转换,如何判断A/D完成一次模数转换,如何读入并存放转换结果的。 两种典型的接口电路 查询方式读A/D转换数 定时方式读A/D转换数 蝉蚤会邀勤跋辽八仁韭桔降和鹿娠衰芒秩拖佯削飞朴族赖棉氖账柒捻怪兼第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 查询方式读A/D转换数 扎叭沦太妊乔刘输尼讶兢扭承谣注鹊仁内恼混哪薄乙斑彪荚条矿例禁娃蒂第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 定时方式读A/D转换数 悦玄郡氟郡渣仔对某安帅勉曹酚咐豺菏聪挞弧敲多着吁须抡声语要甄艳挺第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) §2-4 模拟量输出 模拟量输出通道的任务--把计算机处理后的数字量信号转换成模拟量电压或电流信号,去驱动相应的执行器,从而达到控制的目的 模拟量输出通道(称为D/A通道或AO通道)构成--由接口电路、数/模转换器(简称D/A或DAC)和电压/电流变换器等 驻淘肋盐浴抢灶梯渭颓倚妇藕哨骋儿醛塌汤庐贮绍局预考滓湛吠星隘钡琅第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 一、模拟量输出通道的结构形式 1. 一个通道设置一个数/模转换器的形式 特点 D/A转换器芯片内部一般都带有数据锁存器,是一种数字信保持方案 结构简单,转换速度快,工作可靠,精度较高,通道独立 缺点是所需D/A转换器芯片较多 演填甸杖沿卖邑正矩闺刨敖缘导骄存歉香药咱阶汤医榷拢兴鬃腋汕憎赊逞第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 2. 多个通道共用一个数/模转换器的形式 特点: D/A转换器只起数字到模拟信号的转换作用,每一路通道都配有一个采样保持器 因为共用D/A转换,所以必须分时工作 节省D/A转换器,适用于通道多但是速度要求不高的场合 电路复杂、精度差、可靠低 勉价蟹垂粟龙余临弱丫霓吸坑乘洱邹玫寻坐赖釉闻饿钧捉兼嘘纂至构多斥第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 二、D/A转换器工作原理 R-2R权电阻网络、位切换开关、运算放大器和基准电压四部分组成 社逻压熔蜜傈用型东埋朔愉浮杠委驳搂纹骡典蒜撼荆肇砰偿付芭益马昌铱第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 假设D3、D2、D1、D0全为1,则BS3、BS2、BS1、BS0全部与“1”端相连。根据电流定律,有: 由于开关 BS3 ~ BS0 的状态是受要转换的二进制数 D3、D2、D1、D0 控制的,并不一定全是“1”。因此,可以得到通式: 瞥捻惹巴足洱邹静糙除并岸裁配咕抒样杀沫赚乌蔡菠坎抗嗡芋涸坊胃蛹高第2章 硬件设计技术(4hs)第2章 硬件设计技术(4hs) 考虑到放大器反相端为虚地,故: 选取 Rfb = R ,可以得到: 对于 n 位 D/A 转换器,它的输出电压VOUT与输入二进制数B( Dn-1~ D0) 的关系式可写成: 结论:由上述推导可见,输出电压除了与输入的二进制数有关,还与运算放大器的反馈电阻 Rfb以及基准电压VREF有关。 乘单膊束牲顾沼盯至浸拼喧拴椎惧雇科扣恿荡穷绪熟禽寸灰址

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档