- 1、本文档共134页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
protel电路设计与应用第二章复杂原理图
6.1 绘制如题6.1图(a)所示的主电路图,和该主电路图下面的一个子电路图,如图6.8所示。 练习题 表6.1 6-1题电路图元件属性列表 练习题 (a) 主电路图 6.1 练习题 (b) 子电路图 题6.1图 主电路与子电路 6.2 怎样操作可以很快地从主电路图中的方块电路切换到其子电路图? 6.3 简述自顶向下层次原理图设计和自底向上层次原理图设计的过程。 6.4 说明 和 按钮分别用于什么场合,它们之间有什么联系? 6.5 对题6.5图所示原理图进行层次原理图设计。要求:按图中虚线框所示将电路分为CPU、地址锁存器、存储器三个子电路。 练习题 练习题 6.5 练习题 绘制国标符号表示的4与非门符号如图2.68所示,符号尺寸3格×4格,各引脚包括电源14和接地7引脚。 4与非门符号 题6.5图 电路原理图 6.5 练习题 → 按【Tab】键弹出Sheet Symbol属性设置对话框,在对话框中设置 Filename:该方块图所代表的主电路图文件名,如ISA Bus and Address Decoding.sch。 Name:方块图所代表的模块名称。此模块名应与Filename中的文件名相对应,如ISA Bus and Address Decoding。 单击【OK】后进行放置。 绘制方块图 (3)在方块图上放置端口 以放置图6.1中的端口INT_1为例: 单击Wiring Tools工具栏中的 图标或执行菜单命令Place→Add Sheet Entry,光标变成十字形。将十字光标移到方块图上单击左键,出现一个浮动的方块电路端口,此端口随光标移动而移动。 (如右图) 2.1 自顶向下层次原理图设计 2.1 自顶向下层次原理图设计 图6.3 Sheet Entry属性对话框 按【Tab】键弹出Sheet Entry属性对话框,按图6.3所示进行设置。 图中: Name:方块电路端口名称,如INT_1。 I/O Type:端口电气类型。本例选择输入端口Input Side:端口的停靠方向,根据端口的放置位置自动设置。 Style:端口外形。本例为输入所以选择向右Right。 设置完毕单击【OK】后将端口放置在方块图中的合适位置。 (4)绘制方块图之间的连接 方块图之间的连接可以使用导线和总线。图6.1中D[0..7]和A[0..2]的连接线是总线,其余均为导线。 2.1 自顶向下层次原理图设计 2.绘制子电路图 自顶向下设计方法的思路是,先绘制主电路图,再分别绘制主电路图中各方块电路对应的子电路图。 操作方法: 在主电路图中执行菜单命令Design→Create Sheet From Symbol,光标变成十字形。将光标移到要创建子电路图文件的方块电路如ISA Bus and Address Decoding上单击左键,系统弹出Confirm对话框,如图6.4所示,要求用户确认端口的输入/输出方向。 2.1 自顶向下层次原理图设计 选择Yes,则所产生的子电路图中I/O端口方向与主电路图方块电路中端口方向相反,即输入变输出,输出变输入。 选择No,则端口方向不反向。 本例选择No。 图6.4 Confirm对话框 2.1 自顶向下层次原理图设计 2.1 自顶向下层次原理图设计 图6.5自动生成的ISA Bus and Address Decoding.sch的子电路图 系统自动生成名为ISA Bus and Address Decoding.sch的子电路图,且自动切换到子电路图画面,主电路图中放置的所有端口都自动放置在子电路图中,图6.5中截取了子电路中部分端口。 自底向上层次原理图的设计思路是:先绘制各子电路图,再产生对应的方块电路图。 1.绘制子电路图 新建一个名为4 Port Serial Interface文件夹,在此文件夹下按第2章方法绘制所有子电路图,子电路图文件的扩展名是.sch。 2.根据子电路图创建方块电路 在4 Port Serial Interface文件夹下新建一个原理图文件,命名为4 Port Serial Interface.prj。 2.2 自底向上层次原理图设计 打开4 Port Serial Interface.prj,执行菜单命令Design → Create Symbol From Sheet,系统弹出Choose Document to Place对话框,如图6.6所示。 2.2
您可能关注的文档
最近下载
- 货物质量保证措施方案.docx VIP
- 九年级全一册英语单词默写表(人教版).docx VIP
- 香港朗文小学英语Longman-book4B-Chapter1-课件-Join-ourclub.ppt VIP
- GBT25198__压力容器封头.pdf VIP
- SYT7301-2016陆上石油天然气开采含油污泥资源化综合利用及污染控制技术要求.doc
- 机房断电应急预案.docx
- 电力电缆课程设计220KV 交联聚乙烯绝缘电力电缆结构设计.doc
- 《国有企业管理人员处分条例》解读.pptx VIP
- 科普版四年级上 英语 课文 带翻译.pdf VIP
- 急救相关知识考试题库300题(含答案).pdf VIP
文档评论(0)