STEP建立工作库文件夹.pptVIP

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
STEP建立工作库文件夹

* * STEP1:建立 工作库文件夹 STEP2:输入设计项目 原理图/VHDL文本代码 STEP3:存盘,注意 原理图/文本取名 STEP4:将设计项 目设置成Project STEP5:选 择目标器件 STEP11: 硬件测试 STEP9:引脚 锁定并编译 STEP8:仿真测 试和波形分析 STEP7:建立仿 真波形文件 STEP6: 启动编译 STEP10:编程 下载/配置 VHDL文本输入设计流程 Step1 建立工作库文件夹 为设计选择器 新建一个文 件夹作工作库 文件夹名取为 My_prjct 注意,不可 用中文! Step2 编辑输入并保存VHDL源文件 新建一个设 计文件 使用文本输入方 法设计,必须选择 打开文本编辑器 Step3 在文本编辑窗中输入VHDL文件及存盘 建立文本编辑器对话框 文本编辑窗 用键盘输入设计 文件:多路选择器 存盘文件名必须 取为:mux21a.vhd 注意,要存在 自己建立的 文件夹中 文件存盘后, 关键词将改变 颜色!否则文 件名一定有错! Step4 将当前设计设定为工程 首先点击这里 然后选择此项, 将当前的文本 设计文件设置成 工程 最后注意此路 径指向的改变 注意,此路径指 向当前的工程! 首先选择这里 器件系列选择 窗,选择ACEX1K 系列 根据实验板上的 目标器件型号选 择,如选EP1K30 注意,首先消去 这里的勾,以便 使所有速度级别 的器件都能显示 出来 Step5 选目标器件 选择编译器 编译窗 Step6 编译及纠错 选择VHDL文本编译版本号和排错 选择此项 选择VHDL1993项 选择此项 消去这里的勾 编译出错! 确定设计文件中的错误 打开错误提示窗 错误所在 错误所在 改正错误 完成编译! 首先选择此项, 为仿真测试新 建一个文件 Step7 建立波形文件 选择波形 编辑器文件 从SNF文件中 输入设计文件 的信号节点 点击“LIST” SNF文件中 的信号节点 用此键选择左窗 中需要的信号 进入右窗 最后点击“OK” 消去这里的勾, 以便方便设置 输入电平 在Options菜单中消去网格对齐Snap to Grid的选择(消去对勾) 选择END TIME 调整仿真时间 区域。 选择65微秒 比较合适 用此键改变仿真 区域坐标到合适 位置。 点击‘1’,使拖黑 的电平为高电平 先点击‘b’,将其 点为黑色 然后先点击此处 将弹出时钟周期 设置窗 设置输入信号‘b’ 的周期为800ns 设置输入信号‘a’ 的周期为2us * * * * *

文档评论(0)

118books + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档