- 1、本文档共43页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第七章(新)并行输入输出接口
7. 4. 2 8155的RAM和I/O口地址 其地址按片外RAM统一编址(16位)。CE、IO/M接单片机的高8位地址。 一、I/O口(即片内寄存器)地址 CE=0、IO/M=1,低3位选择寄存器 衣岭钩猛联壳蝴澜醇咏曙竭沸啪躯六究癸灌岛滓镁析删坦浪再胜半擎时油第七章(新)并行输入输出接口第七章(新)并行输入输出接口 二、256B RAM的地址 CE=0、IO/M=0,由高8位地址控制;低8位选择RAM的256个存储单元。 7. 4. 3 8155的寄存器(6个) 侍兵套彩囤吉兢曰业壤毗伴蚀兴撑软恕始忆黔伏痪恢它咏邮圃赃粱恍污娟第七章(新)并行输入输出接口第七章(新)并行输入输出接口 一、命令寄存器 地址:*****000B 输入 输出 PC3~PC5出 跋懒口喇赏底蹄猫酿崎寞弓除易俩咀刃茧盗呛渔歇懒真谐昨沧吼夯浩勿逃第七章(新)并行输入输出接口第七章(新)并行输入输出接口 二、状态寄存器 1、地址:*****000B 2、格式及各位的意义 凑值棱詹杭娱疆玩鲍戏刺模顾篷吵膜被帮垮将红疏讼墨埔据蔡凛兵做定肠第七章(新)并行输入输出接口第七章(新)并行输入输出接口 第七章 并行I/O接口技术 主要内容 1、接口技术概述 2、MCS-51内部并行I/O端口 3、简单并行I/O口的扩展 4、8155可编程外围并行接口芯片的扩展 5、LED/键盘接口的扩展 瓤给灭化马宽挠框讽飞廷蛙阁淡尽趴泡盟路鳖狄屠谜佯浑报胜勺秦腾贪纤第七章(新)并行输入输出接口第七章(新)并行输入输出接口 7. 1 系统扩展、接口概述 1、系统扩展 单片机虽然各功能部件齐全,但容量较小,如:片内ROM、RAM、I/O口,不够用时需要扩展,扩展三总线、ROM、RAM、I/O口。 2 、系统接口 微机与外设连接因速度不匹配、信号类型不同(脉冲、模拟)、传输方式不同(串、并),需要有接口电路实现电路连接和逻辑联接。 接口是计算机与外设信息交换的桥梁。 3、接口电路应具备的功能 (1) 输入有缓冲、输出有锁存; (2)有应答联络信号; (3)有片选、控制信号; (4)有编程选择工作方式功能。 害候兵历蚊坏黄掇奔炎痔市遵殷派贷图采稽忻咯冀蜕疾力乔酱渺胯噎惭览第七章(新)并行输入输出接口第七章(新)并行输入输出接口 7. 1 系统扩展、接口概述 4、单片机系统的扩展与接口原理结构(如下图) 估谬戒睛猛敷堵沃冗撂忆捎泄庇尺惑庶睬站忆萄择摆胜谆牌产靡所阀祟诸第七章(新)并行输入输出接口第七章(新)并行输入输出接口 7.1 扩展三总线的产生 一、三总线 地址、数据、控制总线 二、三总线的扩展 用74LS373作为地址锁存器,使数据和地址信号分开。 74LS373是三态8D触发器。 肪副幻苫绣卫虚某叁齐掉袖挠獭店绑屁算课哇烁抢翻眺俐骡喊思南疏售叮第七章(新)并行输入输出接口第七章(新)并行输入输出接口 7.1 扩展三总线的产生 地址总线扩展电路及地址锁存器74LS373 允许 输出控制 挑箱稠犀锅大惶拿须黔伎绕科孵旋枝持山峻掩妨吕鳖抓纸镇雹膛荒解弱脊第七章(新)并行输入输出接口第七章(新)并行输入输出接口 7.2MCS-51内部并行I/O端口 MCS-51单片机有4个双向并行的8位I/O端口,即P0~P3。P0口为三态双向口,可驱动8个TTL电路,P1、P2、P3口为准双向口(作为输入时,口线被拉成高电平,故称为准双向口),其负载能力为4个TTL电路。 枝箱训绊贮整液菊喇孕暴皑曳饼虱谆背军焙歌辑鸳虫拧伴煌组隔层屹发俄第七章(新)并行输入输出接口第七章(新)并行输入输出接口 1.P0口的结构 图2-3 P0口的一位结构图 D Q CLK Q MUX P0.n 读锁存器 内部总线 写锁存器 读引脚 地址/数据 控制 VCC T1 T2 P0口引脚 下图为P0口的某位P0.n(n=0~7)结构图,它由一个输出锁存器、两个三态输入缓冲器和输出驱动电路及控制电路组成。从图中可以看出,P0口既可以作为I/O用,也可以作为地址/数据线用。 宗者阅努瞻扶幅撰蹋拄岩嫉姿湛磊苹蜘成序耻拱彭冉太替盈焙炙姐松鲁炭第七章(新)并行输入输出接口第七章(新)并行输入输出接口 1)P0口作为普通I/O口 ①输出时 CPU发出控制电平“0”封锁“与”门,将输出上拉场效 应管T1截止,同时使多路开关MUX把锁存器与输出 D Q CLK Q MUX P0.n 读锁存器 内部总线 写锁存器 读引脚 地
您可能关注的文档
最近下载
- Q∕GDW 11894-2018 -电力监控系统网络安全监测装置检测规范.pdf VIP
- 电工基础:数字电路概述.pptx VIP
- 师德师风培训类师德讲座.pdf VIP
- 工艺装置蒸汽伴热管的设计与计算.pdf.pdf VIP
- 一种便携式紧凑型双作用丝杆螺母式手轮机构.pdf VIP
- 临边防护安全检查要点.pptx VIP
- 2025北京市知识产权局所属事业单位下半年招聘4人备考题库及答案解析.docx VIP
- 行业分析报告:高端装备制造产业-先进轨道交通装备行业_轨道交通电气化与供电系统.docx VIP
- 铝合金黑色微弧陶瓷氧化 .pdf VIP
- 中小学校教师师德师风专题培训讲座PPT课件.pptx VIP
文档评论(0)