- 1、本文档共40页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
原理图输入设计方法
4.1 MAX+plusII原理图输入功能 1、支持多层次设计 4.3 1位全加器设计 本章通过1位全加器的设计介绍: 1位全加器的含义: A+B+CY=SO…CO 方法2:设计1位半加器,再组合成需要的全加器 1位半加器电路构成:A+B=SO+CO 连线工具: 技巧 删除连线/元件:点击或用箭头或拖拉选中, 再按DELETE键 给I/O脚改名:双击PIN NAME/改名 将连接好的原理图存盘 1位全加器设计 Ain+Bin+Cin=Cout Sout 结果00~11 (10) 包装元件入库。 选择菜单“File”→“Open”,在“Open”对话框中选择原理图编辑文件选项“Graphic Editor Files”,然后选择h_adder.gdf,重新打开半加器设计文件,然后选择如图4-5中“File”菜单的“Create Default Symbol”项,将当前文件变成了一个包装好的单一元件(Symbol),并被放置在工程路径指定的目录中以备后用。 步骤8:引脚锁定 方法1:手工输入(不好用) 再编译一次,将引脚信息编译进去 引脚对应情况 半加器信号 目标器件EP1K30TC144引脚号 a 27 b 26 co 39 so 38 步骤9:编程下载 (1) 下载方式设定 在编程窗打开 的情况下选择 下载方式设置 (2) 下载/编程 * * 第4章 原理图输入设计方法 2、可时序仿真(0.1ns),能发现可能的竞争冒险现象 3、能将设计中所有电路和测试文件存储入档 4、可编程下载,进行硬件验证 注:除原理图输入,其他流程与文本输入(VHDL)相同 优点:设计者不需具备编程技术、硬件语言,只要会画原理图即可入门。 4.2 MAX+plusII元件库 基本逻辑元件库PRIM: 宏功能元件MF: 与非门、非门、D触发器等 74系列器件 LPM: 兆功能块(类似IP核) 原理图输入的设计步骤、 元件库的调用、 原理图的设计方法、 多层次设计方法/元件的包装与调用 如:1+1+1=1…1 方法1:直接列出真值表,用卡诺图化简得到逻辑表达式,从而画出电路图。 1 1 1 1 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 1 0 0 0 0 0 0 0 CO SO C B A SO=ABC+ABC+ABC+ABC CO=BC+AB+AC 1 0 1 1 0 1 0 1 0 1 1 0 0 0 0 0 CO SO B A 输出 输入 SO=AB+AB CO=AB 目的:了解多层次的设计方法 原理图设计步骤 步骤1:在WINDOWS下为本项工程设计建立文件夹。如E:\MY_PRJ 注意: 文件夹名不能用中文,且不可带空格。 此文件夹将被EDA默认为工作库work library 步骤2:启动Max plus II 步骤3:输入设计项目和存盘 选择原理图 编辑器 1、新建一个设计文件 FILE/NEW 2、调入元件 在空白处 点击鼠标右键 在空白处点击鼠标右键, 弹出窗口中选择 “Enter Symbol” PRIM基本硬件库 MF宏功能库 LPM库 选择元件库 也可在这里输入元 件名,如2输入与门 AND2,输出引脚: OUTPUT等 库中的元件 自动显示 将所需元件全部调入原理图编辑窗 非门: NOT 2输入与门: AND2 同或门: XNOR 输入引脚: INPUT 输出引脚: OUTPUT 3、连接原理图 将调进来的元件连接成半加器 (连 接/断开、拖拉元件连线是否保持连接) 箭头(选取) A(输入文字) 折线 直线 曲线 圆 放大 缩小 全图 橡皮筋功能 点击保存 注意,要存在 自己建立的 文件夹中 文件名取为: h_adder.gdf 步骤4:将设计项目设置成工程文件(PROJECT) FILE PROJECT 将工程设置成 当前的文件 如果文件没打开 或不是最顶层, 应用NAME 注意指向的路 径、文件改变了 步骤5:选择目标器件并编译 ASSIGN DEVICE 选择器件系列: ACEX1K系列 根据实验箱上的 元件型号选择, 选EP1K30TC144-3 注意,要消去Show
文档评论(0)