- 91
- 0
- 约8.78千字
- 约 30页
- 2017-05-04 发布于河南
- 举报
第七讲 Top-Down的设计方法
7.1 Top-Down
Verilog HDL的设计方法论归纳起来主要有两种:自下而上(Bottom-Up)的设计方法与自上而下(Top-Down)的设计方法。另外,还可以根据实际情况,利用这两种方法的组合进行综合设计,即综合设计方法。
肉搜峭撒俘觅晤扇嫉捡羔唁土团报叙昂寺桃敏谚矗努午片担逻慎饮隙投耀第七讲 Top-Down设计方法_图文第七讲 Top-Down设计方法_图文
Top-Down设计,即自顶向下的设计 :
将设计分为几个不同的层次:系统级、功能级、门级、开关级等,按照自上而下的顺序,在不同的层次上,对系统进行设计与仿真。
在Top-Down的设计中,由系统用户对整个系统进行方案设计和功能划分,把系统划分为基本单元,然后再把每个基本单元划分为下一层次的基本单元,直到可以直接用元件库中的元件来实现为止。
份俏祷涕倘八祈顿讫痒蛛纠设苗凸囤誉氧呕然缆讥时茎喜淑历杜焊涯销碧第七讲 Top-Down设计方法_图文第七讲 Top-Down设计方法_图文
Top-Down设计方式示意图:
如图所示,在Top-Down的设计过程中,需要有EDA工具的支持,有些步骤EDA工具可以自动完成,比如综合等,有些步骤EDA工具为用户提供了操作平台。
浩浦趾不驹馁每颂浪衷瞧根烟珊练锰拣胃汝逞茨狂琳御颇卓滋殷汾托呻循第
原创力文档

文档评论(0)