实例教学七 数码管 CPLD FPGA可编程逻辑器件.ppt

实例教学七 数码管 CPLD FPGA可编程逻辑器件.ppt

LED数码管显示 的VHDL设计 桂林师范高等专科学校 羊日飞 LED数码管显示实例运行环境 红色飓风二代XILINX FPGA开发板 RC2-3S400 LED数码管的板级硬件电路 四位8段式共阴数码管 LED数码管的板级硬件电路 LED数码管位线驱动电路 SEG_LED_S0、 SEG_LED_S1、 SEG_LED_S2 SEG_LED_S3 接FPGA相应引脚 LED数码管的板级硬件电路 8段式共阴数码管的段码 一、LED数码管的静态显示 LED数码管的静态显示 四位数码管显示相同的字符 依次显示从0~F的各个字符,每隔1s显示一个字符。 LED数码管静态显示的 芯片级设计框图 1频器(Divider) 1频器(Divider) 16进制计数器 LED数码管显示译码器 模块化的系统设计 三个模块如何组合起来? 它们之间又是通过什么方式连接? LED数码管显示的层次化建模 顶层模块:led8seg 顶层模块:led8seg 顶层模块:led8seg ——结构体 顶层模块:led8seg——结构体 LED数码管显示的VHDL代码 ——综合结果(顶层) LED数码管显示的VHDL代码 ——综合结果(子模块) 二、LED数码管的动态显示 LED数码管的动态显示 四位数码管显示不同的字符,比如“1234” 实现原理: 由于四位数码管器件内

文档评论(0)

1亿VIP精品文档

相关文档