计算机组成原理课件 第5章复习.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * 第5章 存储系统和结构 存储系统的层次结构 高速缓冲存储器 Cache Memory System 主存储器 Main Memory 复习 存储系统的组成 主存用来存放需立即使用的程序和数据,要求存取速度快。 辅存用于存放当前不需要立即使用的信息,在需要时与主存成批交换数据,是主存的后备和补充。 保存在辅存上的程序和数据必须首先装入主存,然后才能被CPU使用。辅存的特点是容量大,成本低和非易失性。 现代计算机的主存储器都是半导体存储器IC。 半导体RAM在断电后数据会丢失,属于易失性(Volatile)存储器 只读存储器属于非易失性(Non-volatile)存储器。 存储系统的层次结构 Hierarchy of storage 存储体系( Memory Hierarchy,存储层次)是从系统结构上,通过软硬结合,把不同速度的存储器统一成一个整体。使得从整体来看,其速度接近于最快最贵的存储器,容量却是慢速的存储器的,每位价格也接近于廉价慢速的存储器。 解决主存容量不足的方法: 用存储层次的方法把高速度小容量的主存和低速度大容量的辅存统一成一个整体,形成的存储层次(主存-辅存层次)能够具有辅存的容量,接近于主存的等效速度和辅存的每位成本,使用户可以按比主存大得多的虚拟存储空间编制程序。 解决主存与CPU速度差距的方法: 在CPU中设置通用寄存器 多模块交叉存储器 存储层次的方法 存储层次的方法是在CPU和主存之间设置高速缓冲存储器,构成Cache-主存层次。 Cache-主存层次的效果,从CPU看,有了一个接近于CPU速度的高速的主存储器,但每位价格却是接近于慢速的主存的。 寄存器 高速缓冲存储器Cache 主存 (大容量半导体存储器) 辅存 (硬磁盘、软磁盘、光盘、磁带、U盘) Cache-主存层次 主存-辅存层次 CPU内 外部设备 (光机电设备) 半导体 电子电路 内存Internal Memory 存储层次 寄存器 高速缓冲存储器Cache 主存 (大容量半导体存储器) 辅存 (硬磁盘、软磁盘、光盘、U盘) 海量存储器 Mass Storage (磁带) Cache-主存层次 主存-辅存层次 CPU内 外部设备 (光机电设备) 半导体 电子电路 External Memory 内存Internal Memory 后援存储器 程序访问局部化 Localized of Reference 存储层次方法的原理是程序访问局部化。 对大量典型程序的运行情况的分析结果表明,在一个比较短的时间间隔内,程序所产生的访存地址往往重复地集中在存储器地址空间的小范围内,而对主存其余地址的访问则相对不频繁。 时间上的局部性:最近的将来要用到的信息很可能是现在正在使用的信息。 空间上的局部性:最近的将来要用到的信息可能与现在正在使用的信息在程序空间上是相邻的或相近的。 存储体系的评价 CPU M1 M2 c1,SM1,TA1 c2,SM2,TA2 二级存储层次由高速度小容量的M1和低速度大容量的M2组成 Two-Level Memories 存储层次的命中率H 定义为由CPU产生的逻辑地址能在M1访问到(命中Hit)的概率。 H = 命中次数 / 访存总次数。 若逻辑地址流中能在M1访问到的次数为R1,不能在M1访问到(在M2中还未调到M1)的次数为R2,则命中率 命中率 Hit Ratio Cache-主存层次 Cache 是位于CPU与主存之间的一个高速小容量的存储器。 Cache一般采用和CPU相同的半导体工艺制成,在物理位置上尽量靠近CPU,而不在主存模块中,最好在处理器芯片内。其速度与CPU的速度相匹配。 Cache的管理全部用硬件实现。 TA=H·TA1 +(1—H)·TA2 = Cache-主存层次的平均访问时间为 H·TC +(1—H)·(TM+ TC) 主存-Cache地址映射变换( Mapping Function ): ①直接映射,②相联映射(全相联),③组相联映射。 常用的Cache替换算法有:LRU,FIFO,LFU,Random。 主存储器的可寻址的最小信息单位是1个存储字(存储单元)。 1、存储容量 Memory Size / Capacity 1K=210 =1024 1M=220 =1024K=210 K 1G=230 =1024M=210 M 存储器的容量通常表示为:m字×k位。 例如,1个4096×16的存储器芯片的容量就是8KB。 存储单元 Memory Loc

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档