- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五章时序逻辑电路.doc
第 五 章 时序逻辑电路
教学要求:
了解时序逻辑电路的共同特点。
掌握时序电路分析方法,基本的设计方法;
掌握计数器的分类及特点;
了解常用的时序逻辑电路的功能及应用。
教学重点:
时序逻辑电路的分析方法。
时序逻辑电路的设计方法。
5.1 概述
一、定义:时序逻辑电路(又称时序电路):在任何一个时刻的输出状态不仅取决于当时的输入信号,
而且还取决于电路原来的状态。
二、电路构成:存储电路(主要是触发器,且必不可少) + 组合逻辑电路(可选)。
时序逻辑电路的状态是由存储电路来记忆和表示的。
三、分类
一:根据电路状态转换情况的不同分为:
1 .同步时序逻辑电路:
所有触发器的时钟输入端 CP 都连在一起, 在同一个时钟脉冲 CP 作用下,凡具备翻转条件的触发器在
同一时刻状态翻转。 触发器状态的更新和时钟脉冲 CP 是同步的。
2 .异步时序逻辑电路
时钟脉冲 CP 只接部分触发器的时钟输入端,其余触发器则由电路内部信号触发。 因此,凡具备翻转条
件的触发器状态的翻转有先有后,并不都和时钟脉冲 CP 同步。计数器中,时钟脉冲 CP 又称为计数脉冲。5.2 时序逻辑电路的分析方法
时序逻辑电路的分析:根据给定的电路,写出它的方程、列出状态转换真值表、画出状态转换图和时序
图,而后分析出它的功能。
5.2.1 同步时序逻辑电路的分析方法
同步时序逻辑电路中,所有触发器都由同一个时钟脉冲信号 CP 来触发,都对应相同的电平或边沿状态
更新。所以,可以不考虑时钟条件。
课堂讨论:现态和次态的时间分割点?
一、基本分析步骤 1 .写方程式
( 1 )输出方程。 时序逻辑电路的输出逻辑表达式,它通常为现态的函数。
( 2 )驱动方程。 各触发器输入端的逻辑表达式。即 J= ?, K= ?, D= ?
( 3 )状态方程。 将驱动方程代入相应触发器的特性方程中,便得到该触发器的次态方程。时序逻辑
电路的状态方程由各触发器次态的逻辑表达式组成。JK F/F 和 D F/F 的特性方程?
2 .列状态转换真值表
将外输入信号和现态作为输入,次态和输出作为输出,列出状态转换真值表。触发器的逻辑功能的
表示方法有哪些?相互转换?特别:与或式 → 真值表?
?
3 .逻辑功能的说明
根据状态转换真值表来说明电路的逻辑功能。
4 .画状态转换图和时序图
状态转换图:电路由现态转换到次态的示意图。
时序图:在时钟脉冲 CP 作用下,各触发器状态变化的波形图。
二、分析举例
[例 5.2.1 ] 试分析图 5.2.1 所示电路的逻辑功能,并画出状态转换图和时序图。
图5.2.1 待分析的时序电路图
解:分析步骤
由电路可看出,时钟脉冲 CP 加在每个触发器的时钟脉冲输入端上。因此它是一个同步时序逻辑电路,
时钟方程可以不写。
三个 JK 触发器的状态更新时刻都对应 CP 的下降沿。
1 .写方程式
2 .状态转换真值表
由状态方程,可列状态转换真值表。
?????????????????? ??
3 .逻辑功能说明
由状态转换真值表,在输入第 6 个计数脉冲 CP 后,返回原来的状态,同时输出端 Y 输出
一个进位脉冲。因此为 同步六进制计数器。
4 .画状态转换图和时序图
⑴ 根据状态转换真值表 → 状态转换图。圆圈内表示电路的一个状态,
箭头表示电路状态的转换方向(现态 → 次态)箭头线上方标注的 X / Y 为转换条件,
X 为转换前输入变量的取值, Y 为输出值由于本例没有输入变量,故 X 未标上数值。
⑵ 根据状态转换真值表 → 时序图(或称工作波形图)。
图5.2.2 例5.2.1 的状态转换图和时序图
5 .检查电路能否自启动
电路应有 = 8 个工作状态,只有 6 个状态被利用了,称为 有效状态。还有 110 和 111
没有被利用,称为 无效状态。
能够自启动:如果由于某种原因而进入无效状态工作时,只要继续输入计数脉冲 CP ,电路会自动返回
到有效状态工作。该电路能够自启动。
[ 例 5.2.2 ] 试分析图 5.2.3 所示电路的逻辑功能。并画出状态转换图和时序图。
图5.2.3 待分析的时序电路图
解:分析步骤
1 .写方程式
2 .列状态转换真值表
由于输入控制信号 X 可取 0 ,也可取 1 ,因此,应分别列出 X = 0 和 X = 1 的两张状态转换真值
表。??
3 .逻辑功能说明
在 X = 0 时,电路为加法计数器;
在 X = 1 时,电路为减法计数器。
因此,电路为同步四进制加 / 减计数器。
4 .画状态转
原创力文档


文档评论(0)