电子系统EDA实验报告ap0605307总.docVIP

  • 11
  • 0
  • 约6.92千字
  • 约 15页
  • 2017-02-28 发布于江西
  • 举报
实验一 3-8译码器和模13BCD码计数器 实验目的: 练习使用MAX-PLUS II软件进行设计输入、设计仿真; 掌握基本组合逻辑电路和基本时序电路的实现方法。 实验原理: 1、3-8译码器是常用的组合逻辑电路,其功能是对输入码(3位码)进行译码,其真值表见表1-1: 2、模13BCD码计数器是基本时序电路,其功能是对输入脉冲进行计数, 其真值表见表1-2. 表1-1 3-8译码器真值表 输入 输出 C B A 0 0 0 0 1 1 1 1 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 0 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 表1-2 模13BCD码计数器真值表 输入 输出 CLK CLR × 1 0 0 0 0 0 0 0 0 ↑ 0 0 0 0 0 0 0 0 1 ↑ 0 0 0 0 0 0 0 1 0 ↑ 0 0 0 0 0 0 0 1 1 ↑ 0 0 0 0 0 0 1

文档评论(0)

1亿VIP精品文档

相关文档